毕设论文—基于vhdl语言在fir滤波器设计 .docVIP

  • 4
  • 0
  • 约2.16万字
  • 约 34页
  • 2016-11-26 发布于辽宁
  • 举报

毕设论文—基于vhdl语言在fir滤波器设计 .doc

毕设论文—基于vhdl语言在fir滤波器设计 .doc

目 录 1绪 论 1 1.1本课题研究意义 1 1.2国内外研究现状分析 1 1.3研究思路 1 1.4相关概念说明 1 2 FIR数字滤波器的设计方法 4 2.1理论部分 4 2.1.1引言 4 2.1.2 FIR数字滤波器的基础 4 2.1.3数字滤波器的设计原理 6 2.1.4 FIR数字滤波器的理论计算方式与参数转换思想: 7 2.1.5 Matlab直接FDAtool设计方式解析 13 2.1.6 FDAtool设计模板及设计结果图 16 2.2程序分析部分 16 2.2.1 FPGA 可编程逻辑元件介绍 16 2.2.2 QuartusⅡ及Verilog HDL介绍 18 2.2.3实际滤波器程序设计(11阶FIR数字滤波器) 19 2.2.4.VerilogHDL的实现 20 3 滤波器仿真滤波 28 3.1设置混合信号 28 3.2设置仿真参数 31 3.3 仿真总结 33 4 总结与展望 33 4.1 设计成果总结 33 4.2 设计心得 33 参考文献 35 致谢 36 第一章 绪 论 1.1本课题研究意义 随着各种精密计算和快速计算的发展对信号处理的实时性、快速性的要求的模拟滤波器克服电压漂移、温度漂移和噪声等问题,带来了许多误差和不稳定因素。数字滤波器稳定性高、精度高、设计灵活、实现方便等突出优点模拟滤波器。FPGA元器件在高速并行处理和数据

文档评论(0)

1亿VIP精品文档

相关文档