基于DSP和PCI總线的通用数字信号处理系统.docxVIP

基于DSP和PCI總线的通用数字信号处理系统.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于DSP和PCI總线的通用数字信号处理系统

基于DSP和PCI总线的通用数字信号处理系统 作者:蒋 彦,王 建,刘亚丽?? 时间:2008-12-12??来源:现代电子技术?? HYPERLINK /comments/list/id/90191 浏览评论?? HYPERLINK mailto:?body=%D5%E2%C6%AA%CE%C4%D5%C2%B2%BB%B4%ED%A3%AC%D3%D0%CA%B1%BC%E4%BF%B4%BF%B4%C5%B6%A3%A1%BB%F9%D3%DADSP%BA%CDPCI%D7%DC%CF%DF%B5%C4%CD%A8%D3%C3%CA%FD%D7%D6%D0%C5%BA%C5%B4%A6%C0%ED%CF%B5%CD%B3%A3%BA/article/90191.htmsubject=%D4%DAEEPW%CD%F8%D5%BE%BF%B4%B5%BD%D2%BB%C6%AA%B2%BB%B4%ED%B5%C4%CE%C4%D5%C2%CD%C6%BC%F6%B8%F8%C4%E3 推荐给好友?? HYPERLINK \t _blank 我有问题?? HYPERLINK /user/editprofile \l control \t _blank 个性化定制 关键词: ? HYPERLINK /news/listbylabel/label/TI TI ? HYPERLINK /news/listbylabel/label/DSP DSP HYPERLINK /count/doRedirect?/jsp/search/browse.jsp?N=0Ntk=gensearch_001Ntt=texas+instrumentsNtx \t _blank 更多的TI库存 满足您的需求   在信号处理系统中一般采用数据采集卡实现数据采集,采用微机软件处理的方法实现数据处理,采用PC机实现数据管理。由于PC机的CPU采用的是冯?诺依曼存储器结构,并不适用于数字信号的运算,若完全使用PC机处理数字信号不仅造成处理速度慢,影响PC机对数据的管理,还会影响信号处理系统的实时性。因此,提出一种方案把数字信号处理部分从PC机软件中分离出来交给 HYPERLINK /news/listbylabel/label/DSP DSP处理, HYPERLINK /news/listbylabel/label/DSP DSP处理完毕后再把数据交还PC机进行管理。这样充分利用 HYPERLINK /news/listbylabel/label/DSP DSP对数字信号高速处理的优势,提高信号处理系统的实时性和稳定性。本文以TMS320VC5402 HYPERLINK /news/listbylabel/label/DSP DSP为例,给予说明。 1 系统的硬件设计 1.1 PCI接口芯片PCI9052   PCI9052是一款面向低端应用的高性能、工作在目标(从)模式的PCI接口芯片,支持PCI 2.1总线规范。该芯片的局部总线可以通过编程设置为8/16/32位的(非)复用总线,且局部总线时钟与PCI总线时钟相互独立运行,便于高、低速设备的兼容,并可支持相对慢的局部总线在PCI总线上的突发传输速率达到132 Mb/s。同时,PCI9052提供5个本地地址空间和4个本地地址片选,基址和地址范围可由串行E2PROM编程设置。选择PCI9052作为PCI- HYPERLINK /news/listbylabel/label/DSP DSP桥可以降低PCI总线开发的难度,增加系统的可靠性和稳定性。 1.2 HYPERLINK /news/listbylabel/label/DSP DSP的HPI通信协议   TMS320VC5402 HYPERLINK /news/listbylabel/label/DSP DSP具有8位的增强型HPI接口,其专门用于 HYPERLINK /news/listbylabel/label/DSP DSP与其他总线或CPU进行通信。主机是通过HPI控制寄存器(HPIC),地址寄存器(HPIA),数据寄存器(HPID)访问 HYPERLINK /news/listbylabel/label/DSP DSP的片内RAM,从而实现与 HYPERLINK /news/listbylabel/label/DSP DSP通信的。 HYPERLINK /news/listbylabel/label/DSP DSP只能访问HPIC。HPI寄存器的选择由HCNTL[1:0]脚在PCI总线地址有效期实现,说明如表1所示: ?   在主机访问 HYPERLINK /news/listbylabel/label/DSP DSP片内RAM过程中

文档评论(0)

fglgf11gf21gI + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档