基于eda的多功能數字钟设计.doc

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于eda的多功能數字钟设计

EDA( = 2 \* ROMAN II) 多功能数字钟 PAGE PAGE 21 目录 设计说明…………………………………………………………1 = 1 \* ROMAN I.功能说明…………………………………………………………………………………1 = 2 \* ROMAN II.功能简介…………………………………………………………………………………1 二.总体方案分析……………………………………………… 3 各子模块设计原理 ……………………………………………3 = 1 \* ROMAN I.脉冲分频模块 …………………………………………………………………………3 = 2 \* ROMAN II.时钟计时模块(包含校定和清零功能) ………………………………………………4 = 3 \* ROMAN III.显示控制电路…………………………………………………………………………7 = 4 \* ROMAN IV.显示模块和计时模块结合…………………………………………………………… 11 = 5 \* ROMAN V.整点报时模块………………………………………………………………………… 11 = 6 \* ROMAN VI.闹钟模块……………………………………………………………………………… 13 调试与仿真…………………………………………………… 17 = 1 \* ROMAN I.脉冲发生模块………………………………………………………………………… 17 = 2 \* ROMAN II.计时电路 …………………………………………………………………………… 18 = 3 \* ROMAN III.仿真…………………………………………………………………………………… 18 五.收获与体会…………………………………………………………19 六.附录 …………………………………………………………20 设计说明 = 1 \* ROMAN I.功能说明: 设计一个能进行时、分、秒计时的十二小时制或二十四小时制的数字钟,并具有定时与闹钟功能,能在设定的时间发出闹铃音,能非常方便地对小时、分钟和秒进行手动调节以校时间,每逢整点,产生报时音报时。系统框图如图1-1所示: 图1-1 多功能数字钟系统框图 = 2 \* ROMAN II.功能简介 此设计问题可分为主控电路、计数器模块和扫描显示三大部,主控电路中各种特殊功能的实现设计问题的关键。 用两个电平信号A、B进行模式选择,AB=00为模式0,系统为计时状态;AB=01为模式1,系统为手动校时状态;AB=10为模式2,系统为闹钟设置状态。 设置一个cd信号,当cd=00时,表示在手动校对时,选择调整时部分;当cd=01时,表示在手动校对时,选择调整分钟部分;。当cd=10时,表示在手动校对时,选择调整秒部分 设置一个change信号,在手动校时或闹钟设置模式下,每按一次,计数器加1。 设置一个reset信号,当reset=0时,整个系统复位;当reset=1时,系统进行计时或其他特殊功能操作。 设置一个闹钟设置信号reset1,当reset1=1时,对闹钟进行设置,当reset1=0时,关闭闹钟信号。 设置一个E信号,当E=0时,表示在手动校对时,选择调整时部分;当E=1时,表示在手动校对时,选择调整分钟部分 设置状态显示信号(连发光二极管):LD_alert指示是否设置了闹铃功能;LD_h指示当前调整的是小时信号;LD_m指示当前调整的是分钟信号。 当闹钟功能设置后(LD_alert=1),系统应启动一个比较电路,当计时与预设闹铃时间相等时,启动闹铃声,直到关闭闹铃信号有效。 整点报时部分由分和秒计时同时为0(或60)启动,与闹铃共用一个扬声器驱动信号out。 系统计时时钟为clk=1Hz,选择另一时钟clk_lk=1kHz作为产生闹铃声、报时音的时钟信号。 主控电路状态表如表1-1所示。硬件系统示意图如图1-2所示。 表 1-1 数字钟主控电路状态表 模式 选择 秒、分、时计数器秒冲 输出状态 备注 reset reset1 A B turn LD_h LD_m LD_alert 0 x x x x x 0 0 0 系统复位 1 x 0 0 x clk 0 0 0 系统计时 1 x 0 1 0 change=↑ 分计数器加1 0 1 0 手动校时 1 x 0 1 1 change=↑ 时计数器加1 1 0 0 1 1 1 0 0 change=↑ 分计数器加1 0 1 1 设置闹钟 1 1 1 0 1 change=↑ 时计数器加1 1 0 1 1 0 x x x x 0 0

文档评论(0)

fglgf11gf21gI + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档