基于MCU+CPLD的相位差和頻率的测量方法研究及实现.docVIP

  • 4
  • 0
  • 约2.41千字
  • 约 6页
  • 2016-11-27 发布于重庆
  • 举报

基于MCU+CPLD的相位差和頻率的测量方法研究及实现.doc

基于MCUCPLD的相位差和頻率的测量方法研究及实现

基于MCU+CPLD的相位差和频率的测量方法研究及实现 缪晓中 (无锡职业技术学院 电子工程系,江苏 无锡 214121) 1 引言 相位检测是电力系统自动控制和谐波分析与控制的关键技术。传统的相位测量是利用过零电路把输入的两路信号(电压或电流)转换为方波信号,再利用逻辑电路和单片机技术对信号某一特殊区段计数和数学变换,求得相位差。随着可编程器件(FPGA,CPLD)的快速发展,目前采用以MCU+FPGA/CPLD为核心的设计理念。这种混合设汁方案利用CPLD在线修改的特点,实现各种复杂数字逻辑设计,结合单片机的控制功能。简化数字电路系统设计,大大缩短系统研制开发周期。本文采用MCU+CPLD设计方法,测量两路信号的相对宽度,充分利用CPLD速度快,单片机控制和数据处理能力强的优势,完成频率和相位差的测量和显示,大大简化了硬件电路,并提高了测量精度和抗干扰能力。 2频率和相位测量原理 频率测量可先测周期T,然后根据公式f=1/T算出频率,这种方法为间接测量。根据测频的误差分析,在f较低场合,f越低T越大。计数器得数N也越大,±1误差对测量结果的影响减小。具体实现方法是被测信号(正弦)经整形电路后成为方波,用于控制主门的通断,在此期间(一个周期T)外部时标信号TS通过主门,用计数器累计时标脉冲个数。被测信号周期T=NTS,其中TS为时标脉冲周期,N为被测信号一个周期之内累计时的

文档评论(0)

1亿VIP精品文档

相关文档