基于VHDL的電压表.docVIP

  • 6
  • 0
  • 约1.09万字
  • 约 15页
  • 2016-11-27 发布于重庆
  • 举报
基于VHDL的電压表

PAGE 2 学校代码:11517 HENAN INSTITUTE OF ENGINEERING 数字系统设计题 目 基于VHDL的电压表设计学生姓名 张通 陈朋朋 陈赞 专业班级 电子科学与技术1042班 学 号 207 238 248 系 (部) 电气信息工程学院 指导教师(职称) 瓮 嘉 民 完成时间 2013 年6月 28日 目 录一:TLC549芯片介绍 1.1:芯片简介 1.2:内部框图和管脚名称 1.3:极限参数 1.4:工作时序二: 设计要求三: 整体设计四: 模块设计 4.1:TLC549模块 4.2:数码管显示模块 4.3:原理图模块五: 成员感想******************************************************附录1:程序清单附录2:引脚锁定图 附录3:波形仿真图附录4:仿真照片附录5:参考资料对于信号的采集和处理.多数是以单片机或CPU为控制核心.虽然编程简单.控制灵活,但缺点是速度慢、控制周期长。单片机的速度大地限制了A/D高速性能的利用。而FPGA的时钟频率可高达100 MHz以上。本设计以高集成度的芯片为核心.进行数据采集控制、数据时序控制等、具有开发周期短、灵活性强、通用能力好、易于开发、扩展等优点.既降低了设计难度.又加快了产品的开发周期。 一;TLC549芯片介绍1.1: TLC549是美国德州仪器公司生产的8位串行A/D转换器芯片,可与通用微处理器、控制器通过CLK、CS、DATA OUT三条口线进行串行接口。具有4MHz片内系统时钟和软、硬件控制电路,转换时间最长17μs, TLC549为40 000次/s。总失调误差最大为±0.5LSB,典型功耗值为6mW。采用差分参考电压高阻输入,抗干扰,可按比例量程校准转换范围,VREF-接地,VREF+-VREF-≥1V,可用于较小信号的采 样。 1.2: TLC549的内部框图和管脚名称上图所示。 它与控制模块通过SPI接口连接.即通过I//O CL0CK、CS、DATA OUT 3个引脚串行与控制模块连接 TLC549有片内系统时钟.该时钟与I/O clock相互独立工作.无需特殊速度和相位匹配。1.3: TLC549的极限参数如下:●电源电压:6.5V; ●输入电压范围:0.3V~VCC+0.3V; ●输出电压范围:0.3V~VCC+0.3V; ●峰值输入电流(任一输入端):±10mA; ●总峰值输入电流(所有输入端):±30mA; ●工作温度: TLC549C:0℃~70℃ TLC549I:-40℃~ TLC549M:-55℃~1.4: TLC549的工作时序TLC549是一个八位的串行模数转换器,AD转换时间最大17微秒,I/O时钟可达1.1MHZ。如图4.31所示为TLC549的访问时序,从图中可以看由当CS/拉低时,ADC前一次的转换数据(A)的最高位A7立即出现在数据线DATE OUT上,之后的数据在时钟I/O CLOCK的下降沿改变,可在I/O CLOCK的上升沿读取数据。读完8位数据后,ADC开始转换这一次采样的信号(B),以便下一次读取。转换时片选信号CS/要置高电平。设计操作时序是要注意Tsu(CS).Tconv及I/O CLOCK的频率几个参数。Tsu(CS)为CS/拉低到I/O CLOCK第一个时钟到来时间,至少要1.4微秒;Tconv为ADC的转换时钟,不超过17微秒,I/O CLOCK不能超过1.1MHZ。 TLC549访问时序图二 设计要求 设计一个数字电压表,利用8位A/D转换器,将连续的模拟电信号转换成离散的数字电信号,并加以显示,要求其量程为0

文档评论(0)

1亿VIP精品文档

相关文档