多路競赛抢答器的设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
多路競赛抢答器的设计

安徽工业职业技术学院 《电子技术》 课程设计 设计题目: 多路竞赛抢答器的设计 学生姓名 余张健、吕玲芳、徐宝 学 号 111171 53-24-45 班 级 11电子 系 部 电气工程系 指导教师 胡老师 课程设计起止日期: 6.17~6.28 二0一三年 六 月 多路竞赛抢答器的设计 设计者:徐宝、吕玲芳、余张健 设计指标和设计要求 1.设计任务: 用中规模电路设计一个多路竞赛抢答器。 2.设计指标要求: 多路竞赛抢答器有八组,抢答功能若任意一组抢答器成功,则显示该组号并伴有音乐提示,其他组被封锁,不能抢答,直到裁判宣布重新开始抢答时,各组才可以进行下一组抢答。 二.选择总体方案,确定电路框图 1.抢答器电路设计框图 1.方案论证 多路竞赛抢答器由抢答电路、时序控制电路、和报警电路组成,在开始抢答后,当选手按动抢答键时能显示选手的编号并伴有音乐显示,同时能封锁其他输入电路,禁止其他选手抢答。 抢答器的作用过程时,接通电源时节目主持人将开关置于清除位置,抢答器属于禁止工作状态,LED显示灭灯,当主持人宣布开始的时候,同时将控制开关开到开始的位置,抢答器属于工作状态,当选手按抢答键时,能显示选手的编号并有音乐提示,同时封锁其他输入电路,禁止其他选手抢答,当选手抢答时,抢答器完成以下4个过程①优先编码器立即分辨出选手的编号并由锁存器进行锁存,然后由译码器显示电路显示编码。②音乐芯片有音乐提示,③控制电路对输入编号电路进行锁存避免其他选手抢答,当选手回答问题完毕,主持人操作控制开关使系统恢复到禁止状态,以复进行下一步抢答。 单元电路的分析 1、直流稳压电源 变压器T2将220V市电转化为6V~9V交流电,二极管组成的整流桥将交流电转化为直流电,C3为滤波稳压电容,C1改善滤波电压,C2改善负载瞬态响应,C3进一步滤波稳压。 2、编码电路 8~3线优先编码器74LS148芯片的引脚图如下; 设计电路如图2所示。电路选用优先编码器 74LS148 和锁存器74LS297 来完成。该电路主要完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号(显示电路采用七段数字数码显示管);二是禁止其他选手按键,其按键操作无效。 工作过程:开关S置于清除端时,RS触发器的 R、S端均为0,4个触发器输出置0,使74LS148的优先编码工作标志端0,使之处于工作状态。当开关S置于开始时,抢答器处于等待工作状态,当有选手将抢答按键按下时(如按下S5),74LS148的输出经RS锁存后,CTR=1,RBO(图中4端) =1,七段显示电路74LS48处于工作状态,4Q3Q2Q=101,经译码显示为“5”。此外,CTR=1,使74LS148 优先编码工作标志端(图中5号端)=1,处于禁止状态,封锁其他按键的输入。当按键松开即按下时,74LS148的 此时由于仍为CTR=1,使优先编码工作标志端(图中5号端)=1,所以74LS148仍处于禁止状态,确保不会出二次按键时输入信号,保证了抢答者的优先性。如有再次抢答需由主持人将S开关重新置“清除”然后再进行下一轮抢答。 74LS148为8线-3线优先编码器,表1为其功能表 锁存器 输入端 输出端 4 3 2 1 13 12 11 10 1 × × × × × × × × 1 1 1 1 0 0 × × × × × × × 0 0 0 0 0 1 0 × × × × × × 0 0 1 0 0 1 1 0 × × × × × 0 1 0 0 0 1 1 1 0 × × × × 0 1 1 0 0 1 1 1 1 0 × × × 1 0 0 0 0 1 1 1 1 1 0 × × 1 0 1 0 0 1 1 1 1 1 1 0 × 1 1 0 0 0 1 1 1 1 1 1 1 0 1 1 1 0 0 1 1 1 1 1 1 1 1 1 1 1 1 3、R~S锁存电路 74LS279的引脚和功能表如下; 74LS279的功能;4个锁存器中具有2个置位端SA,SB,当S为低电平,R为高电平时,输出为Q为高电平,当S为高电平,R为低电平,输出为Q为低电平。当S和R均为高电平时,输出被锁在已建立的电平,当S和R均为低电平时,输出为稳定的高电平状态,对SA,SB,S的低电平表示只要有一个为低电平,S的高电平表示SA和SB均为高电平,1Q~4Q表示输出端1S~4S表示置位端,低电平有效,1R~4R复位端,低电平有效。 输

文档评论(0)

fv45ffsjjI + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档