数字逻辑实验报告(5分频器).docVIP

  • 160
  • 0
  • 约1.12千字
  • 约 5页
  • 2016-11-29 发布于重庆
  • 举报
数字逻辑实验报告(5分频器)

实 验 报 告 课程名称: 数字逻辑实验 实验项目: 5分频器的原理及实现 姓 名: 专 业: 计算机科学与技术 班 级: 计算机14-8班 学 号: 计算机科学与技术学院 实验教学中心 2015年 12月 15日 实验项目名称: 5分频器的原理及实现 一、实验要求 设计一个5分频器,使输出信号的频率是时钟脉冲信号频率的1/5。 二、实验目的 掌握分频器的逻辑功能及应用方法,利用分频器设计实际电路。 三、实验内容 5分频器功能分析: 我们采用同步加法计数器的方法设计分频器。由于分频器在每个时钟脉冲的作用下,状态都会发生变化,我们可以设置前两个脉冲计数状态下的外部信号输出为1,后3个脉冲计数脉冲状态下,输出信号为0。这样保证完整周期的时钟信号,该时钟周期是时钟脉冲信号周期的5倍,实现了5分频的目的。 由功能分析,5分频器真值表如下: 计数脉冲 触发器现态 触发器次态 输出 CP Q1 Q2 Q3 Q1 Q2 Q3 Z ↑ 0 0 0 0 0 1 1 ↑ 0 0 1 0 1 0 1 ↑ 0 1 0 0 1 1 0 ↑ 0 1 1 1 0 0 0 ↑ 1 0 0 0 0 0 0 由上表可以得到同步计数器函数表达式: + 由以上4式可以画出逻辑电路图,如下: 四、实验步骤 建立一个新的文件夹 打开QuartusⅡ后,新建工程,输入工程名。 选择仿真器件,器件选择FLEX10K,芯片选择EPF10K10TC144-4 。 新建“Block Diagram/Schematic File”文件画逻辑图并编译。 新建“Vector Waveform File”波形文件,设置好输入的波形,保存文件并分析仿真波形。 选择“Assignments”-“Pins”,绑定管脚并编译。 选择“Tools”-“Programmer”点击“Start”下载到芯片并进行逻辑验证。 五、实验设备 LP-2900逻辑设计实验平台,计算机,QuartusⅡ 六、实验结果 仿真波形如下: 经过验证,仿真波形符合设计要求。 2 哈尔滨理工大学计算机科学与技术学院实验教学中心 实验报告 哈尔滨理工大学计算机科学与技术学院实验教学中心 实验报告 成绩:

文档评论(0)

1亿VIP精品文档

相关文档