EP3C40用戶手册V1(二版).docVIP

  • 22
  • 0
  • 约5.31万字
  • 约 109页
  • 2016-12-06 发布于重庆
  • 举报
EP3C40用戶手册V1(二版)

EDA/SOPC创新开发平台 JC-SOPC-V 用户使用手册 北京杰创永恒科技有限公司 目 录 第一节 手册指南 1 1.1如何使用该手册 1 1.2相关说明 2 1.3联系我们 2 第二节 NIOSII-EP3C40核心板概述 3 2.1NIOSII-EP3C40核心板资源 3 2.2核心板系统功能 4 2.3核心板各功能模块说明 5 2.3.1 Cyclone III EP3C40 FPGA 7 2.3.2 USB-Blaster调试器 7 2.3.3 存储单元 9 2.3.4 板载模块接口 18 2.3.5 人机交互单元 23 2.3.6 电源管理接口 27 2.3.7 扩展接口 28 第三节 USB Blaster安装与使用 39 3.1安装USB-Blaster驱动 39 3.1.1软件要求 39 3.1.2驱动安装准备 39 3.1.3 WinXP系统下驱动安装 40 3.1.4 Linux中的驱动安装 44 3.2 USB调试器在QuartusII中的设置 44 第四节 NIOSII-F3C40的使用 47 4.1 控制面板的结构组成 47 4.2 控制面板连接、安装与使用 49 第五节 系统板功能概述 51 5.1 EDA/SOPC系统板资源 51 5.2 EDA/SOPC系统板功能 53 5.3 EDA/SOPC系统板各模块说明 54 5.3.1显示及显示控制 55 5.3.2开关量输入 61 5.3.3接口控制 65 5.3.4AD/DA转换 75 5.3.5控制模块及传感器 80 5.3.6信号源 85 5.3.7扩展接口 86 附表一:核心板上资源模块与FPGA的管脚连接表 91 附表二:系统板上资源模块与FPGA的管脚连接表 97 第一节 手册指南 非常感谢选用本公司开发研制的JC-SOPC系列EDA/SOPC开发平台产品。为了更好的使用本开发平台,请在使用之前务必仔细阅读本手册。 JC-SOPC系列EDA/SOPC实验开发系统是根据现代电子发展的方向,集EDA和SOPC系统开发为一体的综合性实验开发系统,除了满足高校专、本科生和研究生的SOPC教学实验开发之外,也是电子设计和电子项目开发的理想工具。整个开发系统由NIOSII-EP3C40核心板、EDA/SOPC系统板和扩展子板构成,根据用户不同的需求配置成不同的开发系统。 本手册适用于JC-SOPC-EP3C40 EDA/SOPC开发平台。该平台由NIOSII-EP3C40核心板、EDA/SOPC系统板和HH-SEXT-1扩展子板组成,每个子板卡上的模块的说明将在后面的章节中做详细说明。 1.1如何使用该手册 下面列出本手册每个章节的主题: 第一节:指导您如何使用本手册。 第二节:NIOSII-EP3C40核心板的组成结构以及模块的详细说明。 第三节:板载USB-Blaster下载器的安装与使用以及其参数说明。 第四节:NIOSII-EP3C40核心板与PC机连接的控制面板的详细说明。 第五节:系统板的组成结构及其模块的详细说明。 附录一:核心板上FPGA与板上模块之间的管脚分配说明。 附录一:核心板上FPGA与开发平台系统各模块之间的管脚分配说明。 1.2相关说明 核心板 本手册中所指的核心板均为核心芯片为EP3C40F780C8的核心板。 系统板 本手册中所指的系统板是指实验平台上大的整个电路板但不包括核心板和扩展子板。 bit和byte Bit位 二进制数系统中,每个0或1就是一个位(bit),位是内存的最小单位。 Byte字节 字节是由8个位所组成,可代表一个字符(A~Z)、数字(0~9)、或符号(,.?!%... 电子邮箱地址:hhfpga@163.com 第二节 NIOSII-EP3C40核心板概述 2.1NIOSII-EP3C40核心板资源 NIOSII-EP3C40核心板是基于Altera CycloneIII器件而开发的一款嵌入式系统开发平台,它可以为开发人员提供以下资源: Altera Cyclone III EP3C40F780C8 FPGA 16 Mbits的EPCS16配置芯片 1 Mbytes SRAM (256K×32bit) 64 Mbytes DDRII SDRAM(32M×16Bit) 8 Mbytes NOR Flash ROM 64 Mbytes NAND Flash ROM RS-232 DB9串行接口 Mini USB2.0设备接口 高速SD卡接口 板载USB Blaster调试器

文档评论(0)

1亿VIP精品文档

相关文档