2-5 硬件描述语言Verilog HDL基础康华光 数字电子技术 第六版.ppt

2-5 硬件描述语言Verilog HDL基础康华光 数字电子技术 第六版.ppt

* 2.5.1 Verilog语言的基本语法规则 2.5.2 变量的数据类型 2.5.3 运算符及其优先级 2.5.4 Verilog内部的基本门级元件 2.5.5 Verilog程序的基本结构 2.5.6 逻辑功能的仿真与测试 2.5 硬件描述语言Verilog HDL基础 硬件描述语言HDL(Hardware Description Languag ) 类似于高级程序设计语言.它是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,复杂数字逻辑系统完成的逻辑功能。HDL是高层次自动化设计的起点和基础. 2.5 硬件描述语言Verilog HDL基础 计算机对HDL的处理: 逻辑综合 是指从HDL描述的数字逻辑电路模型中导出电路基本元件列表以及元件之间的连接关系(常称为门级网表)的过程。类似对高级程序语言设计进行编译产生目标代码的过程.产生门级元件及其连接关系的数据库,根据这个数据库可以制作出集成电路或印刷电路板PCB。 逻辑仿真 是指用计算机仿真软件对数字逻辑电路的结构和行为进行预测.仿真器对HDL描述进行解释,以文本形式或时序波形图形式给出电路的输出。在仿真期间如发现设计中存在错误,就再要对HDL描述进行及时的修改。 2.5.1 Verilog语言的基本语法规则 为对数字电路进行描

文档评论(0)

1亿VIP精品文档

相关文档