华中科技大学数字电子技术第六版第二章第5节课件.ppt

华中科技大学数字电子技术第六版第二章第5节课件.ppt

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 2.5.1 Verilog语言的基本语法规则 2.5.2 变量的数据类型 2.5.3 运算符及其优先级 2.5.4 Verilog内部的基本门级元件 2.5.5 Verilog程序的基本结构 2.5.6 逻辑功能的仿真与测试 2.5 硬件描述语言Verilog HDL基础 硬件描述语言HDL(Hardware Description Languag ) 类似于高级程序设计语言.它是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,复杂数字逻辑系统完成的逻辑功能。HDL是高层次自动化设计的起点和基础. 2.5 硬件描述语言Verilog HDL基础 计算机对HDL的处理: 逻辑综合 是指从HDL描述的数字逻辑电路模型中导出电路基本元件列表以及元件之间的连接关系(常称为门级网表)的过程。类似对高级程序语言设计进行编译产生目标代码的过程.产生门级元件及其连接关系的数据库,根据这个数据库可以制作出集成电路或印刷电路板PCB。 逻辑仿真 是指用计算机仿真软件对数字逻辑电路的结构和行为进行预测.仿真器对HDL描述进行解释,以文本形式或时序波形图形式给出电路的输出。在仿真期间如发现设计中存在错误,就再要对HDL描述进行及时的修改。 2.5.1 Verilog语言的基本语法规则 为对数字电路进行描述(常称为建模),Verilog语言规定 了一套完整的语法结构。 1.间隔符: Verilog 的间隔符主要起分隔文本的作用,可以使文本错落有致,便于阅读与修改。 间隔符包括空格符(\b)、TAB 键(\t)、换行符(\n)及换页符。 2.注释符:注释只是为了改善程序的可读性,在编译时不起作用。 多行注释符(用于写多行注释): /* --- */; 单行注释符 :以//开始到行尾结束为注释文字。 为了表示数字逻辑电路的逻辑状态,Verilog语言规定了 4种基本的逻辑值。 高阻态 z或Z 不确定的值(未知状态) x或X 逻辑1、逻辑真 1 逻辑0、逻辑假 0 标识符:给对象(如模块名、电路的输入与输出端口、变量等)取名所用的字符串。以英文字母或下划线开始 如,clk、counter8、_net、bus_A 。 关键词:是Verilog语言本身规定的特殊字符串,用来定义语言的结构。例如,module、endmodule、input、output、wire、reg、and等都是关键词。关键词都是小写,关键词不能作为标识符使用 。 4.逻辑值集合 3.标识符和关键词 5.常量及其表示 实数型常量 十进制记数法 如: 0.1、2.0、5.67 科学记数法 如: 23_5.1e2、5E-4 23510.0、 0.0005 Verilog允许用参数定义语句定义一个标识符来代表一个常量,称为符号常量。定义的格式为: parameter 参数名1=常量表达式1,参数名2=常量表达式2,……;如 parameter BIT=1, BYTE=8, PI=3.14; 6.字符串:字符串是双撇号内的字符序列 常量 十进制数的形式的表示方法:表示有符号常量 例如:30、-2 带基数的形式的表示方法: 表示常量 格式为:+/-位宽’基数符号数值 整数型 例如:3’b101、5’o37、8’he3,8’b1001_0011 2.5.2 变量的数据类型 1线网类型:是指输出始终根据输入的变化而更新其值的变量,它一般指的是硬件电路中的各种物理连接. 例:wire L; //将上述电路的输出信号L声明为网络型变量 wire [7:0] data bus; //声明一个8-bit宽的网络型总线变量 常用的网络类型由关键词wire定义 wire型变量的定义格式如下: wire [n-1:0] 变量名1,变量名2,…,变量名n; 变量宽度 例:网络型变量L的值由与门的驱动信号a和b所决定,即L=ab。a、b的值发生变化,线网L的值会立即跟着变化。 寄存器型变量对应的是具有状态保持作用的电等路元件,如触发器寄存器。寄存器型变量只能在initial或always内部被赋值。 2、寄存器类型 64位无符号的时间变量 time 64位带符号的实数型变量, real 32位带符号的整数型变量 integer 常用的寄存器型变量 reg 功能说明 寄存器类型 4种寄存器类型的变量 例: reg clock;//定义一个1位寄存器变量 reg [3:0] counter; //定义一个4位寄存器变量 抽象描述,不对应具体硬件 1. 运算符 2.5.3 运算符及其优先级

文档评论(0)

bbnnmm885599 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档