小论文数字设计模拟一个两输入的异或门数字逻辑设计与应用.docVIP

小论文数字设计模拟一个两输入的异或门数字逻辑设计与应用.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
小论文数字设计模拟一个两输入的异或门数字逻辑设计与应用

小论文 一、题目 用EDA工具来模拟一个两输入的异或门。 二、仿真电路 仿真电路如图所示。 图零 仿真说明 由于不会运行,就无法看到运行结果了,但是肯定的是当x,y输入不同时,运行结果是1;输入相同时,运行结果是0,这符合了题目要求。 仿真内容 (一)当x,y输入不同时必然出现 图一 上面或门(或非-非门)输出1,下面与门(与非-非门)输出0 (二)而1和0接着往下输入 图二 1往右输入仍然是1。往下输入经过一个非门,变成0。 0往右输入仍然是0,。往上输入经过一个非门,变成1。 这样,上面的两输入都是1。 下面两输入都是0。 (三)再继续往下一级 图三 两个1经过一个与门(与非-非门)结果只能是1。 两个0经过一个或非门结果只能是1。 (四)两个1再接着下一级 图四 两个1经过一个与门(与非-非门)结果只能是1。 由于以上每步的结果都是唯一的,所以只有当最开始输入的x,y不同时,最后结果就会是1。而且,可从最后一步倒着推回去会发现,在步骤(一)也就是图一中往下一级输入的不是上面是1,下面是0,而是另外两种情况:两个1;两个0。这样往后推到最后一步的结果就是0。(这是x,y输入相同时,输出为0的推导)得出结果:输入相同时,最后结果就会是0。 仿真结果 输入x,y不同时,结果是1。输入x,y相同时,结果是0。 仿真结论 这个仿真电路符合题目中的要求,是可行的。

文档评论(0)

liudao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档