- 0
- 0
- 约 8页
- 2016-12-02 发布于重庆
- 举报
第11章_定序器(mpc83xx的datasheet中文手冊)
第11章 定序器
11.1 概述
I/O定序器在端口之间交换事务,使用了一个缓冲池使阻塞最少。图11-1是I/O定序器的结构图(IOS)
图11-1. I/O定序器结构图
11.1.1 特性
I/O定序器主要包含以下特性:
在端口中之间交换事务
包含12个cache行(32个字节)的缓冲区,允许PCI事务流
对外向PCI事务执行地址变换
注意
允许访问PCI外向窗口的CSB主设备的数量是有限制的,不能超过4个非CPU主设备或不超过2个非CPU主设备加上一个CPU。如果超过了这个数量,CSB仲裁会发生死锁。
11.2 外部信号说明
I/O定序器(IOS)没有外部信号。
11.3 内存映射和寄存器定义
表11-1 给出了I/O定序器的内存映射。
表11-1. I/O定序器的内存映射
偏移量 寄存器 操作 复位 节/页 0x00 POTAR0-PCI外向地址变换寄存器0 R/W 0x0000_0000 11.4.1/11-3 0x08 POBAR0-PCI外向基地址寄存器0 R/W 0x0000_0000 11.4.2/11-4 0x10 POCMR0-PCI外向比较屏蔽寄存器0 R/W 0x0000_0000 11.4.3/11-4 0x18 POTAR1-PCI外向地址变换寄存器1 R/W 0x0000_0000 11.4.1/11-3 0x20 POBAR1-PCI
原创力文档

文档评论(0)