- 3
- 0
- 约3.35千字
- 约 5页
- 2016-12-03 发布于贵州
- 举报
超高频射频别阅读器集成技术研究
超高频射频识别阅读器集成技术研究
【摘要】:传统的条形码技术曾经在自动识别领域引起深刻变革并已得到广泛应用,但有限的数据容量、需可视读取的要求及易被篡改等缺点使得它愈来愈无法满足当前人们对于大容量、高安全性自动识别的需求。当射频电子标签的价格逐渐降低至与条形码可比拟时,超高频射频识别系统以其较高的数据传输速率、较远的通信距离及灵活的编码系统得到愈来愈多的关注而逐渐成为一个研究热点。超高频射频识别系统通常由标签、阅读器及数据处理终端构成。其中,作为无线数据传输桥梁的超高频射频识别阅读器一般采用离散元件以混合技术构建,设备成本高、功耗大、移动性差,很大程度上制约了超高频射频识别技术的进一步推广。随着混合信号集成电路工艺技术的不断成熟,过去两年中出现了以BiCMOS或CMOS工艺实现的低成本、低功耗、单芯片超高频射频识别阅读器,并逐渐成为超高频射频识别阅读器的技术发展方向。本文研究了860-960MHzUHF波段CMOS单芯片超高频射频识别阅读器的实现,完成了从系统规划、电路设计到原型芯片测试的整个过程。首先,根据EPCC1G2超高频射频识别国际标准,ETSI302208-1欧洲规范和中国超高频射频识别技术应用试行规定及本文所提出的正交直接变频无线收发机架构,分析多阅读器环境中接收、发射射频前端、本地频率综合器和基带等模块的指标要求,并通过系统仿真模型验证其正确性,作为电路设计的依据。第
原创力文档

文档评论(0)