2016第二章简单的模块.pptVIP

  • 6
  • 0
  • 约1.93万字
  • 约 56页
  • 2016-12-04 发布于北京
  • 举报
2016第二章简单的模块

第二讲 Verilog语法的基本概念 主要内容 ● Verilog 建模概述 ●模块的基本概念 简单示例 模块特点 模块结构 模块语法 ●三种建模方式 ●模块的测试 ●有关Verilog HDL的几个重要基本概念 2.1 Verilog的建模概述 Verilog HDL是一种用于数字逻辑电路设计的语言: -用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。 - Verilog HDL 既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种: Verilog的建模级别 1 系统级(system): 用高级语言结构实现设计模块的外部性能的模型. 2 算法级(algorithmic): 用高级语言结构实现设计算法的模型,不包含时序信息。 3 RTL级(Register Transfer Level): 描述数据在寄存器之间流动和如何控制这些数据的模型。 4 门级(gate-level): 描述逻辑门以及逻辑门之间的连接的模型。 5 开关级(switch-level): 描述器件中三极管和储存节点以及它们之间连接的模型。 算法级是高

文档评论(0)

1亿VIP精品文档

相关文档