第2章INTEL80868088微处理器资料.pptVIP

  • 8
  • 0
  • 约1.56万字
  • 约 84页
  • 2016-11-30 发布于湖北
  • 举报
该CPU系统以8086为核心,外部晶体振荡器产生的振荡信号经8284分频后,作为主频信号CLK提供给8086, 同时,外部来的准备好信号READY和复位信号RESET也经8284A整理后送往8086。 8086的20位地址信号A19~A16,AD15~AD0,以及高位字节允许信号,在地址锁存信号ALE控制下经8282锁存后输出,即为地址总线。 8086的16位数据线AD15~AD0在8286的控制下可以进行双向数据传送,即为数据总线。传送方向由数据收/发控制信号来选择,是否允许传送由数据允许信号控制。其它控制信号均由8086直接输出,即为控制总线。如此,就形成了以8086为核心的三总线结构的CPU系统。 工作原理说明: 2、主要外围芯片的功能 时钟发生器及其与CPU的连接:时钟发生器8284A的引脚功能及其与8086/8088的连接如图2.6所示。 图2.6 8284A的引脚功能及其与8086/8088的连接 CPU 地址锁存器及其与CPU的连接:地址锁存器可使用8282、8283或74LS244、74LS273、74LS373等,它们的内部逻辑及引脚特性如图2.7所示。与8086/8088的连接见最大、最小模式CPU系统结构图。 图2.7 8282、8283、74LS244的内部逻辑及引脚特性 数据总线收/发器及其与CPU的连接 :

文档评论(0)

1亿VIP精品文档

相关文档