第六章 AD与DA转换.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 AD与DA转换

第六章 A/D与D/A转换 本章目标 掌握逐次逼近型A/D转换器的工作原理和驱动程序设计方法 学会编写A/D转换器的测试程序 掌握 D/A 转换驱动程序的设计方法 学会编写 D/A转换器的测试程序 6.1 AD转换的过程 模数转换时必须在一系列选定的瞬间,即时 间轴的规定点上,进行信号采样,然后再将这些 采样值转换为输出的数字量。可见,A/D转换过 程可以分成采样、保持、量化、编码4个步骤来 完成,但在实际电路中,这些步骤往往是合并进 行的。 6.1.1 采样和保持 1.采样过程 采样就是周期性的读取或测量某个连续 信号。测量的周期就是采样周期Ts,采样 周期的倒数称为采样频率 fs=1/Ts。 A/D转换的完成将会占用一段时间,为了让转换器能够稳定可靠地工作,人们通常选用采样开关(又称采 样保持器),先对连续信号进行采样,即只在转换周期中一段很短的时间间 隔完成对输入信号的测量。 采样开关的输入信号是连续的,而输出是离散的采样信号,它是连续信号的一部分,不同于数字信号。所以,采样信号仍然是模拟量,是一种脉冲调制信号,如图6.1所示。 2. 采样定理 采样定理是指在何种情况下采样开关输出的离散信号y(t)可以正常恢复输入信号x(t)。采样定理可表述为:为了使采样信号y(t)能完全恢复连续信号x(t),包含任何干扰在内的信号x(t) 的最高有效频率 必须小于等于采样频率的一半。 图6.2给出了不同频率的正弦波在相同抽样频率下的采样结果。在图(a)中,采样频率为正弦信号的6倍,采样出来的信号点连线可以恢复成原来较完整的正弦波;在图(b)中,采样信号的频率不足正弦信号的两倍,由图可见,虽然也能恢复正弦信号,但频率与原信号差距很大,这种现象就叫做混叠。 6.1.2 量化和编码 量化是一种用数字量逼近模拟量的过程,因而也是一种舍入过程,所以量化误差等效于数值分析中的舍入误差。量化过程中引入舍入误差(量化误差)的主要原因是由于数字量的数有限,仅能表示有限的量化幅度(n 位数字量只能表示个数值),因此,在量化过程中必然存在误差,并且这种误差仅能通过数字量位数的增加或量化间隔的减小而减少,不能消除。 图6.3所示波形说明了数/模转换中量化的过程。图中虚线为采样保持电路的输出电平即采样信号,实线为量化后的电平。 6.1.3 ADC的主要参数及意义 1. 量化误差和分辨率 A/D转换器的分辨率用输出信号二进制数的位数或者BCD码的位数来表示。它的分辨率为1LSB。 量化误差和分辨率是统一的。量化误差是因为有限数字位数为模拟数字进行量化而引起的误差。所以说,量化误差理论上为一个单位的分辨率,即±1/2LSB,提高分辨率就可以减小误差。 2.转换速度(转换速率) 转换速度是指完成一次A/D转换所需要的时间。转换时间是从接收到转换控制信号开始到输出端得到稳定的数字输出信号所经过的时间。通常,转换速率是指转换速度的倒数。 3.相对精度 转换器输出的数字信号对应的实际模拟输出电压与理论输入电压之间会存在一个差值,可以表示成绝对误差和相对误差。这个误差并不是常数,也是有一个范围,将偏差的最大值与满刻度模拟电压的百分比称为相对误差或相对精度。 4.电源抑制比 电源抑制比 (PSRR)反映A/D转换器对电源电压变化的抑制能力。通过改变电源电压,使数据发生±1LSB变化,此时电源电压的变化范围间接反映了A/D转换器对电源电压变化的抑制能力。 6.2 S3C2410 A/D转换驱动设计实例 S3C2410X内部集成了8路10位A/D转换器,分辨率为10位。同时,该A/D转换器可以通过软件设置为休眠模式,以减少功率损失,最大转换速率可达500kbit/s,非线性度为土l位。 6.2.1 S3C2410的A/D转换电路 本例中的A/D转换外接电路通过可变电阻改变输入信号的电平值,然后将这个模拟信号输入通道1,观察A/D采样的结果。 6.2.2 S3C2410X的 A/D转换控制寄存器 A/D 转换控制寄存器负责对S3C2410内部的A/D转换器进行参数设置以完成需要的功能。A/D转换控制寄存器地址为 0复位值默认0x3FC4,如表6-1和表6-2 所示。 1.A/D采样的频率 A/D采样的时钟频率由A/D采样预分频寄存器(ADCPSR)决定。假设CPU主时钟频率为50MHz,ADCPSR设置值为49,完成一次A/D转换需要

文档评论(0)

zilaiye + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档