“硬件描述语言极逻辑综合”期终试题.doc

实验原理 图 1-1 系统总体设计方案 DDS是一种把数字信号通过数/模转换器转换成模拟信号的合成技术。它由相位累加器、相幅转换函数表、D/A转换器以及内部时序控制产生器等电路组成。 参考频率f_clk为整个合成器的工作频率,输入的频率字保存在频率寄存器中,经N位相位累加器,累加一次,相位步进增加,经过内部ROM波形表得到相应的幅度值,经过D/A转换和低通滤波器得到合成的波形。△P为频率字,即相位增量;参考频率为f_clk;相位累加器的长度为N位,输出频率f_out为: F_out——输出信号的频率; N————相位累加器的位数; △P———频率控制字(步长); F_clk——基准时钟频率。 图1-2 四种波形单周期的取样示意图 段地址 基地址 D7 D6 D5 D4 D3 D2 D1 D0 00 000 00 001 00 010 00 011 自定义的正弦波初值 00 100 00 101 00 110 00 111 01 000 01

文档评论(0)

1亿VIP精品文档

相关文档