数字电子技术基础试卷..docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础试卷.

数字电子技术基础试卷(本科)及参考答案试卷二及其参考答案试卷二一、(18分)选择填空题1. 用卡诺图法化简函数F(ABCD)=(0,2,3,4,6,11,12)+(8,9,10,13,14,15)得最简与-或式________。A. B.C. D.2. 逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是 。A.F3=F1?F2B.F3=F1+F2C.F2=F1?F3D.F2=F1+F3图1-23. 八选一数据选择器74151组成的电路如图1-3所示,则输出函数为( )。 A. B.C. D.图1-34. 图1-4所示电路中,能完成Qn+1=逻辑功能的电路是( )图1-45. D/A转换电路如图1-5所示。电路的输出电压υ0等于( )A.4.5V B.-4.5V C.4.25V D.-8.25V 图1-56.用1K×4位的DRAM设计4K×8位的存储器的系统需要的芯片数和地址线的根数是( )A.16片,10根 B.8片,10根 C.8片,12根 D.16片,12根7.某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:A. 与非; B. 同或; C.异或; D. 或。 图1-7二、(12分)逻辑电路如图2 a、b、c所示。试对应图d所示输入波形,分别画出输出端L1、、L2 和L3的波形。(设触发器的初态为0) (a) (b) (c ) (d)图2三、(12分)发由全加器FA、2-4线译码器和门电路组成的逻辑电路如图3 a所示。试在图b中填写输出逻辑函数L的卡诺图(不用化简)。 (a)(b)图3四、(12分)用最少的与非门设计一个组合逻辑电路,实现以下逻辑功能:时,时;时;时,输出为任意态。1.在图4中填写逻辑函数Y的卡诺图2.写出逻辑表达式3.画出逻辑电路图4五、(15分)分析如图5所示时序逻辑电路。(设触发器的初态均为0)1.写出各触发器的时钟方程、驱动方程、状态方程;2.画出完整的状态图,判断电路是否具能自启动;3.画出在CP作用下的Q0、Q1及Q3的波形。图5六、(15分)试用正边沿D触发器设计一个同步时序电路,其状态转换图如图6所示。1.列出状态表;2.写出各触发器的激励方程和输出方程;3.说明电路功能。图6七、(16分)由555定时器、3-8线译码器74HC138和4位二进制加法器74HC161组成的时序信号产生电路如图7所示。1. 试问555定时器组成的是什么功能电路?计算vo1输出信号的周期;试问74LVC161组成什么功能电路?列出其状态表;画出图中vo1、Q3、Q2、Q1、Q0 及L的波形。图7试卷二参考答案一、选择填空1.C 2.B 3.C 4.B 5.B 6.C 7.B二、输出端L1、L2和L3的波形如图A2所示。图A2三、输出逻辑函数L的卡诺图如图A3所示。 图A3四、1.逻辑函数Y的卡诺图如图A4所示。2.,3.电路图略图A4五、1.时钟方程: 激励方程:; ; 状态方程:,,2.电路的状态图如图A5-2所示。电路具有自启动功能。图A5-23.波形图如图A5-3所示。图A5-3六、1.电路状态表如表A6所示。表A6X=0X=10 00 0 / 00 1 / 00 10 1 / 01 0 / 01 01 0 / 00 0 / 11 11 1 / 00 1 / 12.激励方程: , 输出方程: 3.电路为可控三进制计数器七、1.555定时器组成多谐振荡器。 2.74LVC161组成五进制计数器,电路状态表如表A7所示3.vo1、Q3、Q2、Q1、Q0 及L的波形如图A7组成。表A71 0 1 11 1 0 01 1 0 01 1 0 11 1 0 11 1 1 01 1 1 01 1 1 11 1 1 11 0 1 1 图A7

文档评论(0)

sdgr + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档