- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路与逻辑设计_欧阳星明_第四章组合逻辑电路习题.
第四章 | 本章练习
本章练习
1.组合逻辑电路是由什么器件构成的?其结构有何特点?
1.组合逻辑电路是由逻辑门构成的。结构特点:电路中不包含任何记忆元件;
信号是单向传输的,电路中不存在任何反馈回路。 2.图4.14所示电路是否为组合电路?说明理由。
图4.14
2.图4.14所示电路不是组合电路,因为电路中存在反馈回路。 3.分析图4.15所示电路,说明电路功能。
图4.15
3.根据图4.15所示电路,可写出输出函数表达式
用代数法简化输出函数表达式
由简化后的输出函数表达式可知,当ABC取值相同时,即为000或111时,输出函数F的值为1,否则F的值为0。故该电路为“一致性电路”。 4.分析图4.16所示电路,试画出用异或门实现该电路功能的最简电路。
图4.16
4.根据图4.16所示电路,可求出输出函数最简表达式为
用异或门实现该电路功能的逻辑电路图如图4.19所示。
图4.19 5.分析图4.17所示电路,试列出真值表,说明电路功能。
图4.17
5.根据图4.17所示电路,可写出电路输出函数表达式如下:
真值表如表4.5所示。
表4.5
A B C D
W X Y Z
A B C D
W X Y Z
0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 1
0 0 0 00 0 0 10 0 1 10 0 1 00 1 1 00 1 1 10 1 0 10 1 0 0
1 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1
1 1 0 01 1 0 11 1 1 11 1 1 01 0 1 01 0 1 11 0 0 11 0 0 0
由真值表可知,该电路的功能是:将四位二进制码转换成Gray码。 6.分析图4.18所示电路,设输入ABCD为8421码,试列出真值表,说明电路功能。
图4.18
6.根据图4.18所示电路,可写出电路输出函数表达式如下:
真值表如表4.6所示。
表4.6
A B C D
W X Y Z
A B C D
W X Y Z
0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 0
1 0 0 11 0 0 00 1 1 10 1 1 00 1 0 1
0 1 0 10 1 1 00 1 1 11 0 0 01 0 0 1
0 1 0 00 0 1 10 0 1 00 0 0 10 0 0 0
由真值表可知,该电路的功能是:求输入8421码对9的补数。 7.设计一个组合逻辑电路,该电路输入端接收两个两位无符号二进制数A=A1A0和B=B1B0,当A=B时,输出F为1,否则F为0。试用合适的逻辑门构造出最简电路。
7.根据设计要求,可写出输出函数表达式如下:
可选择异或门和或非门构造出最简电路如图4.20所示。
图4.20 8.设计一个代码转换电路,将一位十进制数的8421码转换成余3码。
8.设输入8421码用ABCD表示,输出余3码用WXYZ表示,可列出真值表如表4.7所示。
表4.7
A B C D
W X Y Z
A B C D
W X Y Z
0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 1
0 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 0
1 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1
1 0 1 11 1 0 1d d d dd d d dd d d dd d d dd d d dd d d d
由真值表可画出输出函数卡诺图如图4.21所示。
图4.21
化简后的输出函数表达式为:
采用与非门实现给定功能的逻辑电路图如图4.22所示。
图4.22 9.用与非门设计一个组合逻辑电路,该电路输入为一位十进制数的2421码,当输入的数为素数时,输出F为1,否则F为0。
9.设一位十进制数的2421码用ABCD表示,由题意可知,当ABCD表示的十进制数字为2、3、5、7时,输出F为1,否则为0。据此,可写出输出函数表达式为
经化简变换后,可得到最简与非表达式为
您可能关注的文档
最近下载
- 腹透腹膜炎的护理.pptx VIP
- 肌电图设备可行性报告.docx
- 网络短剧推广方案策划.pptx VIP
- 2020年中央空调市场报告-艾肯网.pdf VIP
- 人工智能赋能中学化学教学的探索.pptx VIP
- 高中化学新人教版必修一离子方程式正误判断及离子共存课件.ppt VIP
- 解放上海红色戏剧小品《我记得你,你就活着》台词剧本手稿.doc VIP
- 生成式人工智能应用实战课件 第7章 AIGC信息获取与数据分析.pptx VIP
- 2024—2025学年河南省开封高级中学高一上学期第一次月考物理试卷.doc VIP
- 2025下半年全国房地产经纪人考试(房地产交易制度政策)综合试题及答案.docx VIP
文档评论(0)