同步电路设计.ppt

目录 FPGA简介 建立时间和保持时间 竞争和冒险 有用的设计方法 总结 FPGA FPGA:现场可变成门阵列 基于查找表技术,SRAM工艺 包含的LUT和触发器的数量非常多 ,适合复杂时序逻辑 在开发阶段具有安全、方便、可随时修改设计,极大的提升硬件系统设计的灵活性、可靠性, 以及提高硬件开发的速度和降低系统的成本 好的设计方法 为了增加可编程逻辑器件电路工作的稳定性,一定要加强可编程逻辑器件设计的规范要求,要尽量采用同步电路设计 同步设计将优于异步设计 什么是同步设计 对FPGA 的同步设计理解为:所有的状态改变都由一个主时钟触发,而对具体的电路形式表现为所有的触发器的时钟端都接在同一个主时钟上。一个系统的功能模块在内部可以是局部异步的,但是在模块间必须是全局同步的 同步设计的优越性 同步电路比较容易使用寄存器的异步复位/置位端,以使整个电路有一个确定的初始状态 在可编程逻辑器件中,使用同步电路可以避免器件受温度,电压,工艺的影响,易于消除电路的毛刺,使设计更可靠,单板更稳定 同步电路可以很容易地组织流水线,提高芯片的运行速度,设计容易实现 同步电路可以很好地利用先进的设计工具, 如静态时序分析工具等, 为设计者提供最大便利条件,便于电路错误分析,加快设计进度 建立时间和保持时间 (1/9) 建立时间和保持时间 (2/9) 建立时间(setup time)是指在触

文档评论(0)

1亿VIP精品文档

相关文档