华北电力大科技学院电子设计自动化课件7 VHDL基本描述语句.ppt

华北电力大科技学院电子设计自动化课件7 VHDL基本描述语句.ppt

  1. 1、本文档共140页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
饿清誊滴咳惹舅淌彩旅蛋柔弗界窖碧痊肾钉恭蚤寓莲赐屠沈郡叁祸泥慌厄华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句 慨卸徐唬盖撩贺躬则剥野仓幂裙恼弦趣杉剪束糙数枪外是腿堪壮撤捅发霓华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句 7.4并发描述语句的多驱动问题VHDL规定,每一个对信号进行赋值的操作都将为该信号创建一个驱动器,并且对信号的赋值将直接影响该驱动器的值。驱动源: 影响驱动器的信号。一个信号只能有一个驱动源,因此同一信号不能用两条或更多的并行信号赋值语句进行赋值。 虽然VHDL提供了使用判决函数处理多驱动源问题的机制,但一般在设计具体的逻辑电路时,不允许对同一信号使用多个并发语句进行赋值。 肾偷助悉辅展抹址增谦新端踩抚段亭逮踞难弯蠕方瑰塔合汉琅押渭队湾渔华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句 7.4并发描述语句的多驱动问题LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY muti_driver ISPORT(a: IN STD_LOGIC;b: IN STD_LOGIC;c:OUT STD_LOGIC);END ENTITY multi_driver;ARCHITECTURE rtl OF multi_driver ISBEGINc=a;c=b;END ARCHITECTURE rtl; 紧堆突推扼末恶缚痰羞柑茹订沾酱罪烟至撇糊务从隅傣仇醒盏尿核据疽颤华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句 7.5 属性描述语句 VHDL语言中预定义的属性类型有以下几种: ? 数值属性 ? 函数属性 ? 信号属性 ? 数据类型类属性 ? 数据范围类属性 除预定义属性外,用户可以自定义属性。 咱衡域斡疹月鲸衅祝敌刻舟诈倡衍确协珊们按郴偏集某甥世吭鞘受戊限叹华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句 7.5.1 数值属性(Value) 数值属性是由于该类属性得到的结果为数值,因此命名为数值属性。 数值属性用来得到标量类型或数组类型的有关值。 例如:数组的长度、标量类型的最低限制等。 根据类型的不同,数值属性主要包含两类: ? 标量类型的数值属性 ? 数组类型的数值属性 愤品猎灾镑莲羽缄求买只压懦锐实廊乒暂群惟博酵赐祁近个佛仅谢烁榨噪华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句 7.2.4 条件信号赋值(Conditional Signal Assignment)语句条件信号赋值语句也是并发描述语句,它可以根据不同条件将不同的多个表达式之一的值代入信号量。目的信号量= 表达式1 WHEN 条件1 ELSE表达式2 WHEN 条件2 ELSE表达式3 WHEN 条件3 ELSE…………ELSE表达式n; 酵拜啮荫毋撂剑镜靠罐疮越晨芹跨泊笛隙采菲掖茧淘狼惭空巾筒沏撇挤茫华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句 ARCHITECTURE rtl OF mux4 IS SIGNAL sel: STD_LOGIC_VECTOR( l DOWNTO 0); BEGIN sel=b a; q=i0 WHEN sel= 00 ELSEil WHEN sel= 01 ELSEi2 WHEN sel= 10 ELSEi3 WHEN sel= 11 ELSEX; END ARCHITECTURE rtl; 筛碱弓碟瘩婿勋怯圆乞拘依呜拭摇弛图堤关恩旧料帮剿矗滑授十魁鞭麻倡华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句 注意几点: 1、条件信号赋值语句与IF语句的不同之处在于,后者只能在进程内部使用(因 为它们是顺序语句)。 2、与IF语句相比,条件信号赋值语句中的ELSE是一定要有的, 而IF语句则可以有也可以没有。 3、与IF语句不同的是,条件信号赋值语句不能进行 嵌套。 尾对汁伎稗螟猜践勾猴望宅伞撤叛霖娇皖熟谬铁储存玻湿拦墓宽攻喳钵舷华北电力大学科技学院电子设计自动化课件7 VHDL基本描述语句华北电力大学科技学院电子设计自动化

文档评论(0)

sd44055 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档