《基于FPGA的DDR SDRAM控制器的设计》.docVIP

  • 6
  • 0
  • 约2.62万字
  • 约 37页
  • 2016-12-11 发布于贵州
  • 举报
普 通 本 科 毕 业 设计题目:基于FPGA的DDR SDRAM控制器的设计摘 要 随着半导体技术的发展,A/D采样的速率越来越高,相应需要越来越大容量的存储器。存储器是目前数字系统中的关键部件之一,DDR SDRAM(Double Data Rate SDRAM,双倍数据率同步动态随机存储器)以其大容量、高速率和良好的兼容性以及低成本在计算机、消费类电子、通信等领域得到了相当广泛的应用。DDR控制器实际上就是用户端与DDR存储器之间进行数据传输的一个桥梁,通过DDR控制器,用户端命令被转化成DDR存储器所支持的命令格式,从而实现用户端对DDR的访问。 本文对DDR SDRAM及其控制器的结构、接口和时序进行了深入研究与分析,得出一些DDR SDRAM控制器的关键技术特性,然后基于Altera公司Cyclone II系列的FPGA芯片EP2C8Q208C8平台,利用Verilog硬件描述语言设计实现了DDR SDRAM存储控制器。编写自动生成自加数据的模块,将自加数据写入到SDRAM中,再从SDRAM中读回,从UART 发送出去并在串口调试工具上显示。【关键词】可编程逻辑门阵列 DDR SDRAM 存储控制器 通用异步收发器 Abstract Along with the development of semiconductor technology, A/D

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档