- 1、本文档共34页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
通过实物、图片演示、视频播放、现场参观等形式掌握CPLD的设计方法。 根据任务要求进行EDA系统分析并实施之前确定的方案计划 根据任务要求采用正确方法完成电路的CPLD设计 实 施 * * 《EDA技术》 学习情境4:可调数字时钟的CPLD设计 任务1:可调数字时钟的计数功能设计 可调数字时钟的计数功能设计 了解EDA技术的发展概况 了解PLD的结构及特点 了解MAXII系列CPLD的结构和特点 了解MAXII软件的操作方法 熟悉EDA开发板的组成结构 熟悉EDA的设计流程 学习目标 1.1 EDA技术及其发展 更大规模的FPGA和CPLD器件的不断推出; 基于EDA工具的ASIC设计标准单元已涵盖大规模电子系统及IP核模块; 软硬件IP核在电子行业的产业领域、技术领域和设计应用领域得到进一步确认; SoC高效低成本设计技术的成熟。 注:以上三种系统可统称为片上系统,但是却存在一定区别:后两种更强调其可编程性能。 知识准备 原理图/VHDL文本编辑 综合 FPGA/CPLD 适配 FPGA/CPLD 编程下载 FPGA/CPLD 器件和电路系统 时序与功能 门级仿真 1、功能仿真 2、时序仿真 逻辑综合器 结构综合器 1、isp方式下载 2、JTAG方式下载 3、针对SRAM结构的配置 4、OTP器件编程 功能仿真 2.1 FPGA/CPLD设计流程 应用FPGA/CPLD的EDA开发流程: 2.1.1 设计输入(原理图/HDL文本编辑) 1. 图形输入 图形输入 原理图输入 状态图输入 波形图输入 2. HDL文本输入 这种方式与传统的计算机软件语言编辑输入基本一致。就是将使用了某种硬件描述语言(HDL)的电路设计文本,如VHDL或Verilog的源程序,进行编辑输入。 可以说,应用HDL的文本输入方法克服了上述原理图输入法存在的所有弊端,为EDA技术的应用和发展打开了一个广阔的天地。 2.1.2 综合 整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述网表文件。由此可见,综合器工作前,必须给定最后实现的硬件结构参数,它的功能就是将软件描述与给定的硬件结构用某种网表文件的方式对应起来,成为相应互的映射关系。 2.1.3 适配 适配器也称结构综合器,它的功能是将由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件,如JEDEC、Jam格式的文件。适配所选定的目标器件(FPGA/CPLD芯片)必须属于原综合器指定的目标器件系列。 逻辑综合通过后必须利用适配器将综合后网表文件针对某一具体的目标器件进行逻辑映射操作,其中包括底层器件配置、逻辑分割、逻辑优化、逻辑布局布线操作。适配完成后可以利用适配所产生的仿真文件作精确的时序仿真,同时产生可用于编程的文件。 2.1.4 时序仿真与功能仿真 时序仿真 功能仿真 就是接近真实器件运行特性的仿真, 仿真文件中己包含了器件硬件特性参数, 因而,仿真精度高。 是直接对VHDL、原理图描述或其他 描述形式的逻辑功能进行测试模拟,以了解 其实现的功能是否满足原设计的要求的过程, 仿真过程不涉及任何具体器件的硬件特性。 2.1.5 编程下载 通常,将对CPLD的下载称为编程(Program),对FPGA中的SRAM进行直接下载的方式称为配置(Configure),但对于OTP FPGA的下载和对FPGA的专用配置ROM的下载仍称为编程。 FPGA与CPLD的辨别和分类主要是根据其结构特点和工作原理。通常的分类方法是: 将以乘积项结构方式构成逻辑行为的器件称为CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX7000S系列和Lattice(原Vantis)的Mach系列等。 将以查表法结构方式构成逻辑行为的器件称为FPGA,如Xilinx的SPARTAN系列、Altera的FLEX10K或ACEX1K系列等。 2.1.6 硬件测试 最后是将含有载入了设计的FPGA或CPLD的硬件系统进行统一测试,以便最终验证设计项目在目标系统上的实际工作情况,以排除错误,改进设计。 2.2 ASIC及其设计流程 ASIC(Application Specific In
您可能关注的文档
最近下载
- 2023-2024学年二年级人教版数学上册第二单元测试卷(有答案) .pdf
- 雅思阅读When Crocodiles Roamed the Arctic答案与解析.docx VIP
- 商品详情页UX设计:让用户有更良好购物体验.pdf VIP
- 小学爱国主义教育《伟大的祖国》优秀课件.ppt
- 奥的斯电梯NGSOK门机培训资料(电气部分).pdf
- 浙江省杭州市钱塘区2023-2024学年四年级上学期期末语文试卷.docx VIP
- 外研版(一起点)小学英语四年级上册知识点汇总(一).pdf VIP
- 人工智能大模型介绍.pptx VIP
- 毕业论文《安全技术管理》.doc
- Unit 2 We’re Family!(教案)人教版英语七年级上册.docx VIP
文档评论(0)