FPGA免费座.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
联系方式 姚远 Email: yaoyuan@ 内容安排 FPGA的特点、发展现状和主流技术 FPGA在视频图像处理领域的典型应用之信号采集 ?????1 数据采集系统中FPGA的作用 ?????2 视频信号采集系统的特点和设计方法 ?????3 数据缓冲实现方案 FPGA与DSP芯片构成的协同平台在图像处理领域的应用 ??????1 FPGA+DSP结构的优势和应用环境 ??????2 FPGA与DSP的接口实现方案 华清远见FPGA培训课程 FPGA的特点、发展现状和主流技术 (1)特点一: 设计灵活 (2)特点二:缩短研制时间 (3)特点三: 体积小,性能高 (4)特点四:可靠性高 (5)特点五:保密性好 主流厂家:Altera, Xilinx 代表芯片: Altera公司 Cyclone3/Stratix3系列 Xilinx 公司 Spartan3/Virtex5系列 主流工艺:90ns/65ns 可编程逻辑器件的种类 PROM(Programmable ROM)可编程只读存储器,单次写入,不能修改。 EPROM (Erasable Programmable ROM) 可擦除可编程只读存储器,早期的CPLD,红外线擦除。 E2PROM (Electronic Erasable Programmable ROM) 电擦除可编程只读存储器,普遍应用的CPLD产品。 基于SRAM的FPGA,如Altera,Xilinx等 反融丝结构FPGA,如Actel,Quicklogic等 Flash结构FPGA,如Actel,Lattice等。 可编程逻辑器件的种类 PAL(Programmable Array Logic)可编程阵列逻辑 可编程的“与”阵列和不可编程的“或”阵列。 GAL(GenericArray Logic)通用阵列逻辑 可编程的“与”阵列和固定的“或”阵列。输出有输出宏逻辑单元。 CPLD(ComplexProgrammable Logic Devices)复杂可编程逻辑器件 结构以逻辑宏单元为基础,宏单元内部有AND—OR积项阵列 FPGA (Field Programmable Gate Array)现场可编程门阵列 掩膜编程门阵列通用结构:由逻辑功能块排成阵列组成,并由可编程的互连资源连接这些逻辑功能来实现不同设计。 超大规模、高速、低功耗的新型FPGA/CPLD 集成了中央处理器、数字处理器内核,可以进行软硬件协同设计 FPGA的发展现状 两大FPGA厂商的代表产品 FPGA的典型应用(一) 接口逻辑控制器 --提供前所未有的灵活性 ISA,PCI,PCI Express,PS/2,USB等接口控制器 SDRAM,DDR SDRAM, QDR SRAM, NAND Flash, NOR Flash等接口控制器 电平转换,LVDS,TTL,COMS,SSTL等 设计实例一:立体三维图像分配器 立体三维图像分配器 基本功能:将输入的立体视频(1024×768,24bit@60Hz)分成两路(奇数帧一路,偶数帧一路),每路的帧频仍然是60Hz。 设计分析: 1。 数据量。 一帧图像大小:1024×768×24bit/3,大约2M Bytes。采用乒乓结构,需要2帧图像,至少要4M Bytes的存储器。 SRAM: 一般是512K比较普及,1M的比较贵了,4M的天价! SDRAM: SDR和DDR价格很便宜,速度更快! 2。 吞吐率。 输入:每帧2MB,每秒60帧,约120MB; 输出:每路约120MB,两路240MB; 同时输入,输出,累计的数据吞吐率为360MB。如果采用8Bit位SDRAM,SDRAM时钟至少要达到360MHz!(不可能) 增加位宽到32bit, SDRAM时钟可以降低到90MHz,有可能! 考虑系统升级和裕量,位宽设计位96Bit。 实物图片 FPGA的典型应用(二) 高速数字信号处理(DSP) --提供前所未有的计算能力 无线通信领域,如软件无线电(SDR) 视频图像处理领域,如高清数字电视(HDTV) 军事和航空航天领域,如雷达声纳 设计实例二:视频图像处理系统 高速图像压缩系统 设计需求: 1920×1080,30帧/秒图像,采用H.264 Intra模式编码,实时传输。 计算量: 传统DSP: 1GHz C6416 ,需要4颗; FPGA: 单颗, Altera EP2S180 FPGA的其他应用 其他

文档评论(0)

puu81122 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档