4组合逻辑电路..pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 组合逻辑电路 4.1 概述 1. 编码器 (1) 普通编码器—8线-3线编码器 作业 4.3 常用组合逻辑电路部件例:设计一个有灭零控制的10位数码显示系统,要求保留小数点后一位有效数字。 4.3 常用组合逻辑电路部件 3. 数据选择器(多路开关) D0 D1 Dn Y SEL EN ... 1D0 1D1 1Dn 1Y SEL EN ... 2D0 2D1 2Dn 2Y ... 3D0 3D1 3Dn 3Y ...能够按照给定的地址将某个数据从一组数据中选出来的电路。 4.3 常用组合逻辑电路部件 74x153——双4选1数选器 AB 1G 1C01Y 1C1 1C22Y 1C3 2G 2C0 2C1 2C2 2C3 74X153 7 5 14 2 1 6 4 3 15 10 9 11 12 13 1C0 2C0 1C1 2C1 1C2 2C2 1C3 2C3 1C00 1C10 1C20 1C3002C002C102C202C300 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 X X 1Y2Y 1G 2G B A Outputs Inputs 4.3 常用组合逻辑电路部件例:试用一个双4选1数据选择器74LS153接成一个8选1 数据选择器。 4.3 常用组合逻辑电路部件 例:试用一个双4选1数据选择器74LS153实现逻辑函数: 解:令 4.3 常用组合逻辑电路部件 4. 加法器 (1)1位加法器 S=A⊕B= A·B+A ·B CO=A·B 00 10 10 01 00 01 10 11 AB Inputs S CO Outputs 半加器 4.3 常用组合逻辑电路部件 全加器——74LS183双全加器   全加器能把本位两个加数An 、 Bn 和来自低位的进位Cn-1三者相加,得到求和结果Sn 和该位的进位信号Cn 。 Sn Cn 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 An Bn Cn-1 4.3 常用组合逻辑电路部件 (2)多位加法器 串行进位加法器 4.3 常用组合逻辑电路部件 用加法器设计组合逻辑电路 8421BCD码 0011 余3码   例:将8421BCD码转换成余3码。   余3码=8421BCD码+3(即0011) 4.3 常用组合逻辑电路部件 5. 数值比较器 数值比较器:能够比较数字大小的电路。 由真值表写出逻辑表达式: 由表达式画出逻辑图。 00 01 10 11 AB 输出 输 入 001 010 100 001 FA>B FA<B FA=B 真值表 (1)1位数值比较器 4.3 常用组合逻辑电路部件 (3)数值比较器的位数扩展 串联方式 用2片7485组成8位二进制数比较器。 (2) 4位二进制数比较器——集成数值比较器7485 * 数字电子技术 Digital Electronics Technology 海南大学《数字电子技术》课程组 教学网址:/szjpkc 讨论空间:http://1./ E-mail: 1@ 1. 组合逻辑电路的特点数字逻辑电路分为类:组合逻辑电路和时序逻辑电路。组合电路逻辑功能特点:任意时刻的输出仅取决于该时刻的输入,而与信号作用前电路原来的状态无关;时序电路逻辑功能特点:任意时刻的输出不仅取决于该时刻的输入,而与信号作用前电路原来的状态有关。  2. 组合电路的分析步骤(1)由已知的逻辑图,写出相应的逻辑函数式;(2)对函数式进行化简;(3)根据化简后的函数式列真值表,找出其逻辑功能。 4.2 组合逻辑电路的分析与设计方法  例:试分析图示电路的逻辑功能。  解:第一步:由逻辑图可以写输出F的逻辑表达式为:所谓组合逻辑电路的分析,就是根据给定的逻辑电路图,求出电路的逻辑功能。第二步:可变换为F = AB+AC+BC第三步:列出真值表。 1 1 1 1 1 0 1 1 1 1 0 1 0 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 0 0 F C B A 真值表第四步:确定电路的逻

文档评论(0)

liudao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档