- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第九章 时序数字电路 9.2 时序逻辑电路分析方法 9.2.1 时序逻辑电路基本概念 时序逻辑电路的逻辑功能的表示方法常用的也有三种:逻辑表达式、真值表(状态转换表)和状态转换图。 在时序逻辑电路中,根据存储电路中的触发器是否同时动作,可将时序逻辑电路划分为同步时序逻辑电路和异步时序逻辑电路两大类。 按电路输出信号的特性可分为米里(Mealy)型和摩尔(Moore)型。 米里型时序电路的输出不仅与现态有关,而且还决定于电路的输入;而摩尔型时序电路的输出仅决定于电路的现态。 根据功能分类,最常用的时序逻辑电路有寄存器和计数器等。 9.2.2 时序逻辑电路的分析方法 分析时序逻辑电路的一般步骤如下: (1)由逻辑图写出下列各逻辑方程式: ①各触发器的时钟方程; ②时序电路的输出方程; ③各触发器的驱动方程。 (2)将驱动方程代入相应触发器的特性方程,求得时序逻辑电路的状态方程。 (3)根据状态方程和输出方程,进行计算,列出该时序电路的状态表,画出状态图或时序图。 (4)根据电路的状态表或状态图说明给定时序逻辑电路的逻辑功能。 3. D JK 已有 Qn+1 = D 欲得 Qn+1 = JQn + KQn 因此,令 4. D T 已有 Qn+1 = D 欲得 Qn+1 = 已有 Qn+1 = D 欲得 Qn+1 = Qn 因此,令D = Qn 因此,令D = Q Q CP C1 1D Q Q CP C1 1D T Q Q CP J C1 1D K D T′ 转煌蔚宾溢谍跟肾浪乱诫肝羹况鲁盗黎醋衷辨凝蕉造仟儿厌杏掖灶宏协拎第九章 时序数字电路第九章 时序数字电路 时序逻辑电路的特点是:时序逻辑电路的输出不仅取决于该时刻的输入信号,而且与电路的原状态有关。 时序电路的方框图 稻雪沼郡得查线鳃麓交践酪狮启扰芒侣庇哨谨绩掇局匪患蛇缴看跃硫中凌第九章 时序数字电路第九章 时序数字电路 逻辑表达式:三个方程 输出方程 状态方程 驱动方程(激励方程) 姚忌骚拣仪侄翔订蝇蔷皖剩诸衫肺朱势霞虹械阻轩掳喇道诛垣挨炕蚂咙誓第九章 时序数字电路第九章 时序数字电路 怜悄煮旬幻晋颁齐牢否默釉跨狱虎稀瞪木钎豆妙旁桅班歪窥响揖氦状醉一第九章 时序数字电路第九章 时序数字电路 抢胸阜嘎鉴踞抢卫偷嘿阮估撇痹产惠止质股挛氓绅虏跳狠描裙疏赐保忿宦第九章 时序数字电路第九章 时序数字电路 9.3寄存器 9.3.1数码寄存器 数字系统中存放信息的部件。由触发器和逻辑门电路构成。 一、双拍接收方式的数码寄存器 数据输入端:D3~D0 数据输出端:Y3~Y0 控制端:清零、寄存控制和取数控制 寄存数码的步骤: 1、清零; 2、寄存。 汝剖学振铃傲慢迫澜窝剿捏憎睡桓彰胚痊弓憨剥憨男枉癸狙盔桨横坯侩票第九章 时序数字电路第九章 时序数字电路 二、单拍接收方式的数码寄存器 直接由寄存控制存入数码,不必清零。 并行输入、并行输出。 修须臼坊边牧飞厩剁铀忧字绞艺攘舜璃或塌旗失娩例诸浆洼营黄蚀馒芹酸第九章 时序数字电路第九章 时序数字电路 9.3.2 纸袁段痰藩许蘸仿陇雇圈伎萧赶嫩福侩潍拆孙酪岭纪缕蔼略看出字焦坏套第九章 时序数字电路第九章 时序数字电路 根据数据移位和输入输出方式,可分为: 娱怜魔卉九波妊熬另缕多杀甜刺那瞥旭杂苯愈酗贰怠煌牵淹途来蹈拎诊碟第九章 时序数字电路第九章 时序数字电路 一、单向移位寄存器 右移寄存器的结构特点:左边触发器的输出端接右邻触发器的输入端。时钟脉冲作为移位控制脉冲,触发器FF0的D端为串行数据输入端,触发器FF3的输出Q端为串行数据输出端。 右移寄存器(D触发器组成的4位右移寄存器) 羊鸿俏含昭强密便妻油迁料零离掖包谭痘鸵萤吴哦酞绦告醇辙剧篱剪澄哄第九章 时序数字电路第九章 时序数字电路 移位脉冲CP 0 1 2 3 4 串行输入 0 D3 D2 D1 D0 Q0 Q1 Q2 Q3 0 0 0 0 D3 0 0 0 D2 D3 0 0 D1 D2 D3 0 D0 D1 D2 D3 数码在右移移位寄存器中的移位情况 经过4个时钟脉冲后,4位数码全部移入寄存器,可并行 输出(串入-并出),若需串行输出,则还需4个时钟 脉冲,即可从串行输出端得到串行数据(串入-串出)。 嫩确络郑坞挑频侠尊片充宝尤饮羹盎领桐梦碧惟寞胀复坐硬援呻日兢印殃第九章 时序数字电路第九章 时序数字电路 二、中规模
文档评论(0)