数字设计原理与实践(第四版)课后各章节习题答案..docxVIP

数字设计原理与实践(第四版)课后各章节习题答案..docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3.11 对图X3.11(a)所示的AOI 电路图,采用AND,OR,INV 画出对应的逻辑图。解:Z = (A?B + C + D)3.12 对图X3.11(b)所示的OAI 电路图,采用AND,OR,INV 画出对应的逻辑图。解:Z = ((A + B)?C ?D)13 画出NOR3 对应的电路图。解:3 输入端或非门结构应为:上部3 个P 管串联,下部3 个N 管并联,结构如图所示。3.15 画出OR2 所对应的电路图。解:在NOR2 电路的输出端后面级联一个INV。3.59 画出图X3.59 逻辑图所对应的电路图。解:3.21 若输出低电平阈值和高电平阈值分别设置为1.5V 和3.5V,对图X3.21 所示的反相器特性,确定高态与低态的DC 噪声容限。解:由图中可以看到,输出3.5V 对应的输入为2.4V,输出1.5V 对应的输入为2.5V;所以,高态噪声容限为:3.5-2.5=1 V ;低态噪声容限为:2.4-1.5=0.9 V。3.26 利用表3-3 计算74HC00 的p 通道和n 通道的导通电阻。解:采用极端值计算(对商用芯片,最低电源电压设为4.75V)表中所列输出电压与电流关系如图所示:根据电流定律,高态输出时可以建立下列方程:p n R R0.35 0.02 = 4.4 ?????????p n R R0.91 4 = 3.84 ?????????联立求解可得:R = 0.151kΩ = 151Ωp低态输出时可以建立下列方程:n p R R0.1 0.02 = 4.65 ?????????n p R R0.33 4 = 4.42 ?????????联立求解可得:R = 0.060kΩ = 60Ωn3.27 对于表3-3 所列的74HC00 ,若设VOLmax=0.33V,VOHmin=3.84V,Vcc=5V,对于下列电阻负载,确定该系列的商用器件是否能够驱动(任何情况下输出电流不能超出IOLmax 和IOHmax).解:根据表3-3,对于选定的输出电压,最大输出电流限制为4mA.c)820Ω接地:考虑高态输出,等效电路如下:I=3.84/0.82=4.683 4mA 不能驱动。e) 1kΩ接Vcc:考虑低态输出,等效电路如下:I=(5-0.33)/1=4.67 4mA 不能驱动。f) 1.2kΩ接Vcc, 820Ω接地:需要分别考虑低态输出和高态输出。低态输出等效电路如下:I=(2.03-0.33)/0.487 = 3.49 4mA 可以驱动。高态输出等效电路如下:I=(3.84-2.03)/0.487 = 3.72 4mA 可以驱动。3.40 一个发光二极管导通时的电压降约为2.0V,正常发光时需要约5mA 的电流。当发光二极管如图3-54(a)那样连接时,确定上拉电阻的适当值。解:根据3.7.5 所给的条件,低态输出电平VOLmax=0.37V。对应等效电路如下:R=(5-2-0.37)/5=0.526kΩ3.65 在图3-32(b)中,有多少电流与功率被浪费了。解:浪费的电流为流过4kΩ电阻的电流:I=(5-0.24)/4=1.19 mA浪费的功率为上述电流经过两个电阻产生的功率:P = RI2 = 4.2 x (1.19)2 = 5.95 mW3.33 对于下列电阻电容的组合,确定时间常数RC解:a) 5ns b)705ns c)2.21ns d)100ns3.34 对于一个CMOS 电路,将电源电压增加5%,或者将内部电容和负载电容增加5%,哪种方式会导致更大的功率消耗。答:CMOS 的电源消耗主要是动态消耗,其关系为P CV f D= 2 ;由该关系可以得出电源增加将导致更大的功率消耗。3.68 分析图3-37 所示反相器的下降时间,设RL=900Ω,VL=2V。解:该电路图可以等效为下列带开关的一阶电路图。当输出从高态转为低态时,可以等效为开关K 从位置1 转到位置2。按照一阶电路三要素法的分析方法,对于电容上的电压分析如下:初态:VH=4.45V 终态:VL=0.2V换路后的等效电阻:R=90Ω电路时间常数:τ= RC = 9ns输出电压随时间变化关系为:( ) t /τOUT L H L V = V + V ?V e?由上式可以得出从3.5V 到1.5V 的下降时间为:nsVt VLL 9.11.5ln 3.5 ≈??Δ =τ3.69 分析图3-37 所示反相器的上升时间,设RL=900Ω,VL=2V。解:与上题类似进行分析,当输出从低态转为高态时,可以等效为开关K 从位置12 到位置1。按照一阶电路三要素法的分析方法,对于电容上的电压分析如下:初态:VL=0.2V 终态:VH=4.45V换路后的等效电阻:R=164Ω电路时间常数:τ= RC = 16.4ns输出电压随时间变化

文档评论(0)

yxnm + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档