10进制加法计数器课程设计.docVIP

  • 506
  • 0
  • 约3.46千字
  • 约 10页
  • 2016-12-19 发布于重庆
  • 举报
西北师范大学知行学院 数字电子实践论文 课题:74ls161组成的十进制加法计数器 (置数法) 班级:14电本 学号:14040101114 姓名:于能海 指导老师:崔用明 目 录 第1章 前言 1 1.1 摘要 1 1.2 设计目的 1 1.3 设计内容及要求 1 第2章 设计方案 2 2 2.1主要芯片功能介绍 2 2.2.1 四位二进制计数器74161介绍 2 3 2.2 工作原理 4 第3章 硬件设计 5 3.1 单元电路设计 5 3.2 总硬件电路图 7 第4章 仿真与试验 8 4.1 仿真结果 8 4.2 调试中遇到的问题 8 第5章 结论和体会 9 第1章 前言 1.1 摘要在数字电路技术的课程中,计数器的功能是记忆脉冲的个数,它是数字系统中应用最广泛的基本时序逻辑构件。计数器在微型计算机系统中的主要作用就是为CPU和I/O设备提供实时时钟,以实现定时中断、定时检测、定时扫描、定时显示等定时控制,或者对外部事件进行计数。一般的微机系统和微机应用系统中均配置了定时器/计数器电路,它既可当作计数器作用,又可当作定时器使用,其基本的工作原理就是减1计数。计数器:CLK输入脉冲是一个非周期事件计数脉冲,当计算单元为零时,OUT输出

文档评论(0)

1亿VIP精品文档

相关文档