计算机组成原理第三章..pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章 系统总线 3.1 总线的基本概念和分类 五、 总线的分类 常见控制信号 时钟 复位 总线请求 总线允许 中断请求 中断响应 存储器读写 I/O读写 传输响应 本 节 结 束 3.2 总线特性及性能指标 3.2 总线特性及性能指标 目前流行的总线标准(1) ISA 又称AT总线,独立于CPU的总线时钟,不支持总线仲裁 EISA 从CPU中分离出总线控制权,支持多总线主控器和突发方式 VESA 局部总线标准,由CPU总线演化而来 PCI Intel公司提出 高性能 良好的兼容性 即插即用 支持多主设备 与处理器/存储器子系统的并行操作 目前流行的总线标准(2) AGP 显示卡专用的局部总线 RS-232C 串行通信总线标准 USB 具有真正的即插即用特性; 具有很强的连接能力; 数据传输率(USB1.0)有两种,USB2.0的数据传输率最高可达480MBps; 标准统一; 连接电缆轻巧、电源体积小; 生命力强 本 节 结 束 3.3 总线的结构 3.3 总线结构 本 节 结 束 3.4 总线控制 3.4 总线控制 本 节 结 束 一、总线判优控制 总线判优控制 分布式 集中式 主设备(模块) 对总线有控制权 从设备(模块) 响应从主设备发来的总线命令 1. 基本概念 链式查询 计数器定时查询 独立请求方式 2. 链式查询方式 总 线 控 制 部 件 I/O接口0 … BS BR I/O接口1 I/O接口n … BG 数据线 地址线 BS -总线忙 BR-总线请求 BG-总线同意 I/O接口1 0 BS -总线忙 BR-总线请求 总 线 控 制 部 件 数据线 地址线 I/O接口0 … BS BR I/O接口1 I/O接口n 设备地址 3. 计数器定时查询方式 I/O接口1 计数器 设备地址 1 排队器 排队器 4. 独立请求方式 总 线 控 制 部 件 数据线 地址线 I/O接口0 I/O接口1 I/O接口n … BR0 BG0 BR1 BG1 BRn BGn BG-总线同意 BR-总线请求 二、总线通信控制 1. 目的 2. 总线传输周期 主模块申请,总线仲裁决定 主模块向从模块 给出地址 和 命令 主模块和从模块 交换数据 主模块 撤消有关信息 申请分配阶段 寻址阶段 传数阶段 结束阶段 解决通信双方 协调配合 问题 由 统一时标 控制数据传送 充分挖掘系统总线每个瞬间的潜力 同步通信 异步通信 半同步通信 分离式通信 3. 总线通信的四种方式 采用 应答方式 ,没有公共时钟标准 同步、异步结合 读命令 (1) 同步通信——数据输入 T1 总线传输周期 T2 T3 T4 时钟 地址 数据 * * 3.1 总线的概念和分类 3.2 总线特性及性能指标 3.3 总线的结构 3.4 总线的控制和通信方式 一、为什么要用总线? 二、什么是总线? 三、总线上信息的传送 总线是连接各个部件的信息传输线 是各个部件共享的传输介质 串行 并行 改善各部件间的分散连接方式,提高通信效率 四、总线结构计算机举例 1. 面向 CPU 的双总线结构框图 中央处理 器 CPU I/O总线 M 总 线 主存储器 I/O接口 外部 设备1 外部 设备2 … … I/O接口 I/O接口 外部 设备n … CPU 主存 I/O接口 外部 设备1 外部 设备2 I/O接口 … 外部 设备n I/O接口 单总线(系统总线) 2. 单总线结构框图 3. 以存储器为中心的双总线结构框图 系统总线 主存 CPU I/O接 外部 设备1 … 外部 设备n I/O接 … 存储总线 1.片内总线 2.系统总线 芯片内部 的总线 数据总线 地址总线 控制总线 双向 与机器字长、存储字长有关 单向 与存储地址、 I/O地址有关 发出各种控制信号 计算机各部件之间 的信息传输线 CPU发出存储器读、存储器写、总线允许、中断确认 设备部件发出中断请求、总线请求 3.通信总线 串行通信总线 并行通信总线 按传输方式 用于计算机系统之间或计算机系统 与其他系统(如控制仪表、移动通信等) 之间的通信 适宜作远距离数据传送 适宜作近距离数据传送 CPU 插件板 M.M 插件板 I/O 插件板 一、总线物理实现 BUS 1. 机械特性 2. 电气特性 3. 功能特性 4. 时间特性 二、总线特性 插座指标、尺寸、形状、引脚等等 信号传输方向和有效的电平范围 每根传输线的功能 信号的有效时序关系 地址 数据 控制 三、总线的性能指标 1. 总线宽度 2. 标准传输率 3. 时钟同步

文档评论(0)

zilaiye + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档