两个一位十进制数相减电路设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设计目的……………………………………………………1 设计要求与内容……………………………………………1 设计及原理…………………………………………………1 电路仿真……………………………………………………2 心得体会……………………………………………………3 附录…………………………………………………………3 参考文献……………………………………………………3 一、设计目的 1.掌握减法器电路的设计、组装方法。 2. .熟悉数字集成电路的设计和使用方法。 二、设计任务与要求 1、设计任务 设计一个可以完成十以内的加减法的减法器。可以出现负数(如1-9)。 2、设计要求 1.可以计算10以内减法。 2.得数可以是负数。 三、电路原理及设计 1、设计方案,同时用LED数码管把 四、仿真电路 五、心得体会 这一门课加深了我对课堂上所学的知识的理解,了解了更多电子元件的工作原理器件名称数量 备注 74LS147 2 编码器 3 74LS283N 2 加法器 4 7404N 12 非门 5 74LS85N 1 比较器 6 74LS257N 1 选择器 7 显示器 2 8 接地 2 9 电源 2 参考文献: 数字电子技术基础(第二版) 侯建军主编 74283 加 法 器 加法器 10-4编码器 十进制减数 十进制减数 取反 取反 10-4编码器 十进制被减数 比 较 器 显 示 器 选 择 器 2

文档评论(0)

wuailuo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档