- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理实验报告
实验名称:存储器读写和总线控制实验
班 级:计算机科学与技术18-4
姓 名:徐升阳
学 号:5011214402
实验目的
答:1.掌握半导体静态随机存储器RAM的特性和使用方法。2.掌握地址和数据在计算机总线的传送关系。
3.了解运算器和存储器如何协同工作。
根据实验内容描述该实验的原理
答:试验中的静态存储器由2片6116(2K×8)构成,其数据线D0—D15接到数据总线地址线A0—A7由地址锁存器74LS273给出。黄色地址显示等A7—A0与地址总线相连,显示地址总线的内存。绿色数据显示灯与数据总线相连,显示数据总线的内容。当LARI为高时,T3的上升沿将数据总线的低八位打入地址寄存器。当WEI为高时,T3的上升沿6116进入写状态。
说明实验中各控制信号的作用
答:CE存储器控制端=1对存储器操作,=0 不对存储器操作,LARI地址寄存器,WE为读写控制BD7—BD0为数据总线,AD7—AD0地址总线,WEI和LARI微控器接口,MDJ1,MDJ2,MAJ1为主存储器电路。
实验步骤
实验过程(注明实验中所用到的数据或者程序代码,实验中某操作步骤的结果请附上对应的结果图(拍照))
实验内容及实验数据记录
答:学习静态RAM的存储方式,往RAM的任意地址里存放数据,然后读出并检查结果是否正确,
数据:输入了三组数据4402,5503,6881,数据总线显示灯分别为:0100001000000101,0100010000010001,1000100000000110,
实验数据处理与分析
答:对数据进行输入及处理时,出现数据不符合预计情况,经过分析为地址信号输入时为错误数值,经过调试重新输入结果正确,在经过读数据及校验数据,经过第四步“单步”键令,完成了RAM一条数据的读出,数据总线显示灯显示“0100010000000101”即实验步骤正确,实验取得成功,与原先实验设计预期结果相符,数据显示正确。
总结、改进建议及心得体会
答:这是第二次做计算机组成原理试验,再请教老师后查询改正后得到了正确的数据内容,这让我明白老师的重要性,在今后的学习中要多多请教老师,可以避免少走弯路、
文档评论(0)