- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
异步二进制加法器工作波形 2分频 4分频 8分频 每个触发器翻转的时间有先后,与计数脉冲不同步 C 1 2 3 4 5 6 7 8 Q0 Q1 Q2 2. 同步二进制计数器 异步二进制加法计数器线路联接简单。 各触发器是逐级翻转,因而工作速度较慢。 同步计数器:计数脉冲同时接到各位触发器,各触发器状态的变换与计数脉冲同步。 同步计数器由于各触发器同步翻转,因此工作速度快。但接线较复杂。 同步计数器组成原则: 根据翻转条件,确定触发器级间连接方式—找出J、K输入端的联接方式。 RD Q J K Q F0 Q J K Q F1 C 计数脉冲 Q J K Q F2 Q J K Q Q3 F3 Q2 Q1 Q0 十进制同步加法计数器 555定时器 555定时器的结构和工作原理 低电平 触发端 高电平 触发端 电压 控制端 复位端 低电平有效 放电端 4.5~16V 0 0 1 ①R=0时,Q=1 、Q=0 ,uo=0,V导通。 ①R=0时,Q=1 、Q=0 ,uo=0,V饱和导通。 ②R=1、UTH>2UCC/3、UTR>UCC/3时,RD=0、SD=1,Q=1、Q=0,uo=0,V饱和导通。 >2UCC/3 >UCC/3 0 0 1 1 ①R=0时,Q=1 、Q=0 ,uo=0,V饱和导通。 ②R=1、UTH>2UCC/3、UTR>UCC/3时,RD=0、SD=1,Q=1、Q=0,uo=0,V饱和导通。 <2UCC/3 >UCC/3 1 0 0 1 ③R=1、UTH<2UCC/3、UTR>UCC/3时,RD=1、SD=1,Q、Q不变,uo不变,V状态不变。 1 1 ①R=0时,Q=1 、Q=0 ,uo=0,V饱和导通。 ②R=1、UTH>2UCC/3、UTR>UCC/3时,RD=0、SD=1,Q=1、Q=0,uo=0,V饱和导通。 <2UCC/3 <UCC/3 1 1 0 0 ③R=1、UTH<2UCC/3、UTR>UCC/3时,RD=1、SD=1,Q、Q不变,uo不变,V状态不变。 ④R=1、UTH<2UCC/3、UTR<UCC/3时,RD=1、SD=0,Q=0、Q=1,uo=1,V截止。 555定时器的应用 1、由555定时器构成单稳态触发器 接通UCC后瞬间,UCC通过R对C充电,当uc上升到2UCC/3时,比较器A1输出为0,将触发器置0,uo=0。这时Q=1,放电管V导通,C通过V放电,电路进入稳态。 ui到来时,因为ui<UCC/3,使A2=0,触发器置1,uo又由0变为1,电路进入暂稳态。由于此时Q=0,放电管V截止,UCC经R对C充电。虽然此时触发脉冲已消失,比较器A2的输出变为1,但充电继续进行,直到uc上升到2UCC/3时,比较器A1输出为0,将触发器置0,电路输出uo=0,V导通,C放电,电路恢复到稳定状态。 单稳态触发器的应用 延迟与定时 整形 2、由555定时器构成无稳态触发器 接通UCC后,UCC经R1和R2对C充电。当uc上升到2UCC/3时,uo=0,V导通,C通过R2和T放电,uc下降。当uc下降到UCC/3时,uo又由0变为1,V截止,UCC又经R1和R2对C充电。如此重复上述过程,在输出端uo产生了连续的矩形脉冲。 3、由555定时器构成施密特触发器 施密特触发器的应用 * * * * * (3) 用“与非”门构成逻辑电路 在一种组合中,各输入变量之间是“与”关系 各组合之间是“或”关系 A BC 00 1 0 01 11 10 1 1 1 1 由卡图诺可知,该函数不可化简。 0 0 0 0 A B C F 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1 (4) 逻辑图 F C B A 常用组合逻辑电路 一、编码器 把二进制代码按一定规律编排,使每组代码具有一个特定的含义,称为编码。 具有编码功能的逻辑电路称为编码器。 1.二进制编码器 将输入信号编成二进制代码的电路。 2n个 n位 编码器 高低电平信号 二进制代码 n 位二进制代码有 2n 种组合,可以表示 2n 个信息。 要表示N个信息所需的二进制代码应满足 2n? N 将十进制数 0~9 编成二进制代码的电路 2、 二 – 十进制编码器 表示十进制数 4位 10个 编码器 高低电平信号 二进制代码 列编码表: 四位二进制代码可以表示
原创力文档


文档评论(0)