微机原理与接口技术_05总线及其形成.pptxVIP

微机原理与接口技术_05总线及其形成.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5章 总线及其形成 1. 总线定义及分类2. 几种常用芯片3. 8086的引脚功能及时序4. 系统总线的形成5. 8088与8086的差异5.1 总线定义及分类 一、总线定义 总线是一组公用导线,是计算机系统的重要组成部分。它是计算机系统中模块(或子系统)之间传输数据、地址和控制信息的公共通道。通过总线,可以实现各部件之间的数据和命令的传输。 5.1 总线定义及分类 在目前的微机系统中,均采用标准化总线结构。采用标准总线具有下列优点: 简化系统结构 简化软、硬件设计 易于系统扩展 便于系统更新 便于调试和维修二、总线的分类 总线的分类方法很多,按功能层次可以把总线分成下列四类:片内总线 、元件级总线 、系统总线 、通信总线 。1、片内总线 指连接集成电路芯片内部各功能单元的信息通路。2、元件级总线 连接同一个插板内各个元件的总线。5.1 总线定义及分类 3、系统总线 也称为板级总线,指连接微处理器、主存储器和I/O接口等系统部件的信息通路,也是连接各个插件板的通路。4、通信总线 又称为I/O总线或外总线,指连接微型计算机主机与I/O设备、仪器仪表,甚至其他微型计算机的总线。 5.1 总线定义及分类 本章涉及到的总线及其形成,主要针对系统总线。在微型计算机系统中,系统总线主要有STD、PC/XT、ISA/EISA、MCA、PCI等。 在系统总线形成中,经常要使用芯片: 三态门 双向三态门 带有三态门输出的锁存器Y1A1Y1=A1GG=1时5.2 几种常用芯片 一、三态门 典型芯片74LS244 三态门的输出Y由G控制 A1Y1oY1=A1GG=0时5.2 几种常用芯片 74LS244功能 高 阻在实际应用中可作为地址总线或控制总线的驱动芯片,也可用为输入端口的接口芯片。74LS244逻辑及引脚 A0B0A0B0G0ooGDIRDIR1o1ooG=0oDIR=00G=0DIR=15.2 几种常用芯片 二、双向三态门 典型芯片74LS245 G=1时,A组和B组均为三态G=0时,DIR控制数据方向74LS245功能 DIR方向E AB0001BA、AB边均为高阻1X5.2 几种常用芯片 在实际应用中可作为数据总线双向驱动器、地址总线或控制总线单向驱动以及输入端口的接口芯片。74LS245逻辑及引脚 1D1QDQD 触发器OEGOEGooOE=01DG1Q5.2 几种常用芯片 三、带有三态门输出的锁存器 典型芯片74LS373时序关系:DQiiOEG0001011100X保持为高阻1XX(i=0 7)~ 5.2 几种常用芯片 74LS373功能 在实际应用中可作为地址总线或控制总线单向驱动锁存以及输出端口的接口芯片。74LS373逻辑及引脚 5.3 8086的引脚功能与时序 构成微型计算机系统的核心硬件是微处理器。 由CPU引脚信号构成系统总线,如图所示地址总线地址锁存器数据总线数据收发器分时复用引脚(双向驱动器)CPUIntel 8086或Intel 8088控制总线控制总线控制信号驱动器5.3 8086的引脚功能与时序 GNDVcc140AD14AD15239AD13A16/S3338AD12A17/S4437AD11A18/S5536AD10A19/S6635BHE/S7AD9734 INTEL最大方式AD8MN/MX833AD79RD808632AD610HOLD(RQ/GTO)31CPUAD5HLDA11(RQ/GT1)30WRAD4(LOCK)1229(S2) AD313M /IO28AD2DT/R(S1)1427AD115DEN(S0)26AD016ALE(QS0)25NMI17INTA(QS1)24INTR18TEST23CLK19READY22GNDRESET2021最小方式8086引脚说明8086引脚信号1、MN/MX(输入)1(接+5V)工作于最小方式0(接地) 工作于最大方式MN/MX=5.3 8086的引脚功能与时序 一、最小方式下引脚功能及时序 工作方式控制线。 最小方式:适合用于由单处理器组成的小系统。在这种方式中,8086CPU引脚直接产生存储器或I/O读写的所有控制信号。 5.3 8086的引脚功能与时序 最大方式:适合用于实现多处理器系统,在这种方式中,8086CPU不直接提供存储器或I/O读写的所有控制信号,而是将当前要执行的传送操作类型编码为三个状态位(S2,S1,S0)输出,由外部的总线控制器8288对状态信号进行译码产生相应的控制信号。T1T2T3T4基本总线周期时钟信号输入端2、CLK(输入) 一个CLK周期称为一个时钟周期,它是CPU的最小工作节拍。 8086CPU对外部存储器或I/O接口进行一次访问所需要的时间称为一个总线周

文档评论(0)

2232文档 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档