计算机组成原理试题5..docVIP

  • 15
  • 0
  • 约3.58千字
  • 约 6页
  • 2016-12-22 发布于重庆
  • 举报
计算机组成原理试题 5 一、选择题(共 5 分,每题 1 分) 1.设寄存器内容为 80H,若它对应的真值是 – 127,则该机器数是 A.原码; B.补码; C.反码; D.移码。 2.下列叙述中 是正确的。 A.程序中断方式中有中断请求,DMA 方式中没有中断请求; B.程序中断方式和 DMA 方式中实现数据传送都需中断请求; C.程序中断方式和 DMA 方式中都有中断请求,但目的不同; D.DMA 要等到指令周期结束时才进行周期窃取。 3.设机器数字长为 32 位,一个容量为 16MB 的存储器,CPU 按半字寻址,其寻址范 围是 。 A.224; B.223; C.222; D.221。 4.在中断接口电路中,向量地址可通过 送至 CPU。 A.地址线; B.数据线; C.控制线; D.状态线。 5.在程序的执行过程中,Cache 与主存的地址映象是由 。 A.程序员调度的; B.操作系统管理的; C.由程序员和操作系统共同协调完成的; D.硬件自动完成的。 6.总线复用方式可以 。 A.提高总线的传输带宽; B.增加总线的功能; C.减少总线中信号线的数量; D.提高 CUP 利用率。 7.下列说法中正确的是 。 A.Cache 与主存统一编址,Cache 的地址空间是主存地址空间的一部分; B.主存储器只由易失性的随机读写存储器构成; C.单体多字存储器主要解决访存速度的问题; D.Cache 不与主存统一编址,Cache 的地址空间不是主存地址空间的一部分。 8.在采用增量计数器法的微指令中,下一条微指令的地址 。 A.在当前的微指令中; B.在微指令地址计数器中; C.在程序计数器; D.在 CPU 中。 9.由于 CPU 内部操作的速度较快,而 CPU 访问一次存储器的时间较长,因此机器周 期通常由 来确定。 A.指令周期; B.存取周期; C.间址周期; D.执行周期。 10.RISC 机器 。 A.不一定采用流水技术; B.一定采用流水技术; C.CPU 配备很少的通用寄存器; D.CPU 配备很多的通用寄存器。 11.在下列寻址方式中, 寻址方式需要先计算,再访问主存。 A.立即; B.变址; C.间接; D.直接。 12.在浮点机中,判断补码规格化形式的原则是 。 A.尾数的第一数位为 1,数符任意; B.尾数的符号位与第一数位相同; C.尾数的符号位与第一数位不同; D.阶符与数符不同。 13.I/O 采用统一编址时,进行输入输出操作的指令是 。 A.控制指令; B.访存指令; C.输入输出指令; D.程序指令。 14.设机器字长为 32 位,存储容量为 16MB,若按双字编址,其寻址范围是 。 A.8MB; B.2M; C.4M; D.16M。 15. 寻址对于实现程序浮动提供了较好的支持。 A.间接寻址; B.变址寻址; C.相对寻址; D.直接寻址。 16.超流水线技术是 。 A.缩短原来流水线的处理器周期; B.在每个时钟周期内同时并发多条指令; C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令; D.以上都不对。 17.以下叙述中错误的是 。 A.指令周期的第一个操作是取指令; B.为了进行取指令操作,控制器需要得到相应的指令; C.取指令操作是控制器自动进行的; D.指令周期的第一个操作是取数据。 18.I/O 与主主机交换信息的方式中,DMA 方式的特点是 。 A.CPU 与设备串行工作,传送与主程序串行工作; B.CPU 与设备并行工作,传送与主程序串行工作; C.CPU 与设备并行工作,传送与主程序并行工作; D.CPU 与设备串行工作,传送与主程序并行工作。 19.若 9BH 表示移码(含 1 位符号位).其对应的十进制数是 。 A.27; B.-27; C.-101; D.101。 20.在二地址指令中 是正确的。 A.指令的地址码字段存放的一定是操作数; B.指令的地址码字段存放的一定是操作数地址; C.运算结果通常存放在其中一个地址码所提供的地址中; D.指令的地址码字段存放的一定是操作码。 二、填空题(共 20 分,每空 1 分) 1.32 位字长的浮点数,其中阶码 8 位(含 1 位阶符),基值为 2,尾数 24 位(含 1 位 数符),则其对应的最大正数是 A ,最小的绝对值是 B ;若 机器数采用补码表示,且尾数为规格化形式,则对应的最小正数是 C ,最 小负数是 D 。(均用十进制表示) 2.CPU 从主存取出一条指令并执行该指令的时间叫 A ,它通常包含 若干个 B ,而后者又包含若干个 C 。 D 和 E 组

文档评论(0)

1亿VIP精品文档

相关文档