- 24
- 0
- 约 6页
- 2016-12-23 发布于贵州
- 举报
北京焕代时业电子科技有限公司
? PCI Express (4通道) 总线逻辑验证系统,支持2至4片
Altera Stratix3/Stratix4 FPGA
- EP3SL200/340 -4, -3, -2 (由低到最高)
- EP4SE530/820 -4, -3, -2 (由低到最高)
- PCIe GEN1 rev 1.1
- PCI-X 64位 133MHz rev 1.1
? 4 片Stratix4 EP4SE53可达到3000万以上ASIC逻辑门
? FPGA片间的单端和LVDS混合互联
- LVDS 速度600MHz
- LVDS差分对可以被用作两个单端信号,频率约为
225MHz
- 每对LVDS信号可复用10根信号
- 简化逻辑分片难度
- LVDS源时钟同步
? 60根连接所有FPGA主总线
- 单端
? 独立低偏移全局时钟网络
- G0高精度用户可编程时钟合成器
- 用户可通过SD/SDHC, USB进行配置
- 差分均衡分布的全局时钟网络
? Cypress EZ-USB FX2LP USB控制器 ? 2个独立DDR2 SODIMMs (250MHz)
- 直连到 FPGA的A,C
- 64位数据位宽, 250MHz操作
- 支持PC2-4200或更快内存模组
- 每槽地址线/电
原创力文档

文档评论(0)