第4章第9讲功耗.pptVIP

  • 15
  • 0
  • 约1.51千字
  • 约 21页
  • 2016-12-23 发布于重庆
  • 举报
第四章 基本单元电路 4.9 功耗 功耗 功耗来源 影响因素 CMOS电路功耗的来源 CMOS电路功耗的构成 动态功耗Pd ; 开关过程中的短路功耗Psc ; 静态功耗Ps 动态功耗的来源 CMOS动态功耗的计算 CMOS电路的动态功耗 考虑一个周期内CMOS有一次开关,平均动态功耗为 如果逻辑摆幅不足VDD,如NMOS传输门的情况 一个电路有多个节点,每个节点在开关过程中都消耗能量,则电路总的动态功耗: 动态短路功耗 概念:开关过程中的直流导通电流 短路的物理过程:输入波形的上升边和下降边使NMOS和PMOS都导通,形成电源到地的电流 短路功耗的计算 短路功耗的计算(续) 对称设计 假设输入波形线性变化 代入积分公式 CMOS电路的静态功耗 静态功耗的来源 电路中存在泄漏电流 构成泄漏电流的机制 反偏pn结电流 亚阈值电流 其他二级效应 栅隧穿电流、DIBL效应、热载流子效应 静态功耗表达式 各功耗源的发展趋势 动态功耗 在电源电压较高时是主要功耗源 一般占75-80% 静态功耗 深亚微米工艺,泄漏功耗的比例会增大到不可忽略的地步 不专门优化,泄漏功耗可占总功耗的40%以上 短路功耗 占总功耗的10-15% 功耗的度量 作为近似估算,可以用节点电容表示动态功耗 精确计算需要利用spice仿真得到电流波形,平均电流(积分除以时间)乘以电压得到平均功耗 求出的功耗是所考察时间周期内的功耗的平均值(能量除以周期),一般要标上信号频率 功耗 功耗来源 影响因素 影响因素:动态功耗 影响动态功耗的因素 降低电源电压; 直接影响速度 减小负载电容; 减少MOS管数量 减小连线电容 减少电荷分享的影响(对动态电路) 节点开关活动因子的影响; 降低电压 减小电容 电路的开关活动因子 静态成分----主要决定于电路的逻辑功能 N输入逻辑门一个周期内输出从“0”到“1”变化的概率: 2输入与非门N0=1,N=2, P0-1=1×(4-1)/16=3/16; 2输入或非门N0=3,N=2, P0-1=3×(4-3)/16=3/16; 2输入异或门N0=2,N=2, P0-1=2×(4-2)/16=1/4; 动态成分----主要决定于电路的时序行为 影响因素:短路功耗 影响短路功耗的主要因素 短路功耗与输入信号的上升、下降时间有关 影响因素:短路功耗 影响因素:静态功耗 影响静态功耗的主要因素 降低电源电压减少高 电场引起的二级效应; 减小亚阈值电流; 避免非理想输入引起 电路直流导通电流; 不同设计层级对功耗优化的作用 * * 开关过程对输出节点电容的充放电所消耗的功耗 当输出节点出现0 1 的变化, 需要电源提供 能量对电容充电 当输出由0 向VDD变化, 忽略附加的直流电流,则 根据瞬态电流表达式 把电流公式代入并积分 存储在负载电容上的能量为 对称设计情况: 输入达到VDD/2时短路电流达到峰值, t1-t2与t2-t3期间短路电流对称; 输入上升边与输入下降边的短路电流对称 短路功耗的计算: Imean是一个周期内的平均短路电流 对CMOS电路 降低动态功耗、短路功耗和静态功耗 直接影响电路速度 低功耗设计的难点在不降低速度前提下降低功耗 降低电压受到速度和可靠性的限制 减小电容可以提高速度,降低功耗 0 1 1 0 0 1 0 1 0 1 0 0 Out B A 最佳设计:输出和输入信号的上升、下降时间相等 短路功耗与器件阈值电压相对电源电压的比例有关 亚阈值电流与阈值电压的关系

文档评论(0)

1亿VIP精品文档

相关文档