第5章中央处理器1(免费阅读).pptVIP

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章 中央处理器 5.1 CPU的功能和组成 5.1.1 CPU的功能 指令控制(程序的顺序控制) 操作控制(一条指令有若干操作信号实现) 时间控制(指令各个操作实施时间的定时) 数据加工(算术运算和逻辑运算) 5.1.1 CPU的功能 指令控制:程序的顺序控制称为指令控制。由于程序是一个指令序列,这些指令的相互顺序不能任意颠倒,必须严格按程序规定的顺序进行 ; 操作控制:一条指令的功能往往是由若干个操作信号的组合来实现的,因此,CPU管理并产生由内存取出的每条指令的操作信号,把各种操作信号送往相应的部件,从而控制这些部件按指令的要求进行动作; 时间控制:对各种操作实施时间上的定时称为时间控制。在计算机中,各种指令的操作信号以及一条指令的整个执行过程都受到时间的严格定时; 数据加工:数据加工就是对数据进行算术运算和逻辑运算处理。 5.1.2 CPU的基本组成 CPU的基本部分由: 运算器 Cache 控制器 三大部分组成。 5.1.2 CPU的基本组成 5.1.2 CPU的基本组成 控制器的组成 程序计数器PC 指令寄存器IR 数据缓冲器DR 地址寄存器AR 通用寄存器 状态寄存器PSW 时序发生器OC 指令译码器 总线(数据通路) 5.1.2 CPU的基本组成 控制器的主要功能有: (1)从内存中取出一条指令,并指出下一条指令在内存中的位置; (2)对指令进行译码或测试,并产生相应的操作控制信号,以便启动规定的动作; (3)指挥并控制CPU、内存和输入/输出设备之间数据流动的方向。 5.1.2 CPU的基本组成 运算器:由算术逻辑单元(ALU)、累加寄存器、数据缓冲寄存器和状态条件寄存器组成,它是数据加工处理部件。相对控制器而言,运算器接受控制器的命令而进行动作 ,即运算器所进行的全部操作都是由控制器发出的控制信号来指挥的,所以它是执行部件。 运算器有两个主要功能: (1)执行所有的算术运算; (2)执行所有的逻辑运算,并进行逻辑测试,如零值测试或两个值的比较。 5.1.3 CPU中的主要寄存器 在CPU中至少要有六类寄存器。 这些寄存器用来暂存一个计算机字。根据需要,可以扩充其数目。 5.1.3 CPU中的主要寄存器 数据缓冲寄存器(DR) 中转站 补偿速度差别 指令寄存器(IR) 程序计数器(PC) 数据地址寄存器(AR) 通用寄存器(R0~R3) 状态字寄存器(PSW) 5.1.3 CPU中的主要寄存器 数据缓冲寄存器(DR) 数据缓冲寄存器用来暂时存放由内存储器读出的一条指令或一个数据字;反之,当向内存存入一条指令或一个数据字时,也暂时将它们存放在数据缓冲寄存器中。  缓冲寄存器的作用是 : (1)作为CPU和内存、外部设备之间信息传送的中转站; (2)补偿CPU和内存、外围设备之间在操作速度上的差别; (3)在单累加器结构的运算器中,数据缓冲寄存器还可兼作为操作数寄存器。 5.1.3 CPU中的主要寄存器 5.1.3 CPU中的主要寄存器 指令寄存器(IR) 指令寄存器用来保存当前正在执行的一条指令。当执行一条指令时,先把它从cache取到指令寄存器。指令划分为操作码和地址码字段。为了执行任何给定的指令,必须对操作码进行测试,以便识别所要求的操作。 指令译码器就是做这项工作的。指令寄存器中操作码字段的输出就是指令译码器的输入。操作码一经译码后,即可向操作控制器发出具体操作的特定信号。 5.1.3 CPU中的主要寄存器 程序计数器(PC) 为了保证程序能够连续地执行下去,CPU必须具有某些手段来确定下一条指令的地址。程序计数器通常又称为指令计数器。在程序开始执行前,必须将它的起始地址,即程序的一条指令所在的cache地址送入PC。当执行指令时,CPU将自动修改PC的内容,以便使其保持的总是将要执行的下一条指令的地址。通常只是简单的对PC加1。   当遇到转移指令如JMP指令时,那么后继指令的地址必须从指令的地址段取得。在这种情况下,下一条从cache的指令将由转移指令来规定。因此程序计数器的结构应当是具有寄存信息和计数两种功能的结构。 5.1.3 CPU中的主要寄存器 数据地址寄存器(AR) 数据地址寄存器用来保存当前CPU所访问的cache的地址。由于在cache和CPU之间存在着操作速度上的差别,所以必须使用地址寄存器来保持地址信息,直到cache的读/写操作完成为止 。     电位-脉冲方式:即电位输入端对应数据信息位,脉冲输入端对应控制信号,在控制信号作用下,瞬时地将信息打入寄存器。 5.1.3 CPU中的主要寄存器 状态条件寄存器(PSW) 状态条件寄存器保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内

文档评论(0)

wuyuetian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档