VHDL课程设计报告csm解剖.docVIP

  • 2
  • 0
  • 约3.39千字
  • 约 10页
  • 2017-01-02 发布于湖北
  • 举报
湖南科技大学 信息与电气工程学院 硬件描述语言课程设 信息与电气工程学院 课程设计任务书 2015—2016 学年第 学期 课程设计名称: VHDL硬件描述语言课程设 摘 要 VHDL语言是一种用于电路设计的高级语言。它在80年代的后期出现。最初是由美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用范围较小的设计语言 。VHDL翻译成中文就是超高速集成电路硬件描述语言,主要是应用在数字电路的设计中。它在中国的应用多数是用在FPGA/CPLD/EPLD的设计中。当然在一些实力较为雄厚的单位,它也被用来设计ASIC。 VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式、描述风格以及语法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的基本点。 Max+plus II为硬件仿真软件设计多数五人表决器、智能函数发生器。 关键词:EDA;VHDL ;Max+plus

文档评论(0)

1亿VIP精品文档

相关文档