实验6.六计数器及其应用.pptVIP

  • 39
  • 0
  • 约1.05千字
  • 约 8页
  • 2017-01-02 发布于江西
  • 举报
2、用4个上升沿触发的D触发器组成的4位异步二进制减法计数器。 二进制异步减法计数器的时序波形图和状态图。 如将低位触发器的 端和高一位的CP端相连接,则构成加法计数器 * * 1. 学习集成触发器构成计数器的方法。 2. 掌握中规模集成计数器的使用方法及功能测试方法。 3. 用集成电路计数器构成1/N分频器。 实验六、计数器及其应用 一、实验目的: 1. 数字电路实验箱。 2. 双D触发器74LS74(两片) 同步十进制可逆计数器74LS192 四-二输入与非门74LS00(CC4011)。 二、实验仪器及元器件: 三、实验原理 1、74LS74(双D触发器) 特点:(1)单输入端的双D触发器。 (2)它们都带有直接置0端RD和直接置1端SD,为低电平有效。 (3)为TTL边沿触发器,CP上升沿触发。 工作原理:D触发器都接成T’触发器。 由于是上升沿触发,则应将低位触发器的Q端与相邻高位 触发器的时钟脉冲输入端相连,即从Q端取借位信号。 Q 0 CP Q 1 Q 3 Q 2 3、同步十进制可逆计数器74LS192 LD——置数端;CPU——加计数端;CPD——减计数端;CO——非同步进位输出端;BO——非同步借位输出端;D0、D1、D2、D3——计数器输入端;Q0、Q1、Q2、Q3——数据输出端;CR——清除端 四、实验内容

文档评论(0)

1亿VIP精品文档

相关文档