3计数译码显示电路..pptVIP

  • 24
  • 0
  • 约小于1千字
  • 约 9页
  • 2016-12-28 发布于重庆
  • 举报
实验八 计数、译码和显示电路 一、实验目的 1.进一步学习译码器和七段显示器的使用方 法; 2.掌握构成六十进制计数、译码和显示电路。 3.掌握构成任意进制计数、译码和显示电路功 能。 二、设计任务与要求 1.基本设计任务与要求 ⑴用中规模集成电路,设计六进制计数器、十进制计数器。 ⑵设计一个六十进制计数、译码和显示电路。 (3)设计一个在六十进制计数基础上,加上你所在实验台号的译码和显示电路。 三、实验原理 六十进制计数、译码和显示电路的方框图 如图所示。 三、实验原理 计数器 74LS161(用mulitisim7仿真取 74LS163)为4位二进制加法计数器,163的LD,CR端子是同步的。设计要用同步脉冲。 四、实验仪器、设备与器件 1.集成电路: 74LS161(2),74LS00 , 等。 2.共阴数码管(公共端接地)。 五、实验内容与步骤 1.用Multisim 7软件对设计的六进制计数 器、十进制计数器和六十进制计数进行仿 真,分析仿真结果。 五、实验内容与步骤 3.在六十进制计数器的基础上,加上你所在的实验台号的译码和显示电路。 4.分析实验中出现的故障原因,并总结排除 故障的收获。 六、实验报告与要求 1

文档评论(0)

1亿VIP精品文档

相关文档