9可编程逻辑相关技术介绍..pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
图23 simulink仿真设置 5 ) 、启动仿真 图24 有符号输出波形(系统级仿真 ) 5 ) 、启动仿真 图25 无符号输出波形(系统级仿真) 5 ) 、启动仿真 图26 无符号整数Signed Integer输出电路 6 ) 、设计成无符号数据输出 图27 SinOut1模块设置 7 ) 、各模块功能说明 图28 ExtractBit模块设置 7 ) 、各模块功能说明 图29 BusConversion模块设置 7 ) 、各模块功能说明 图30 BusConcatenation模块设置 7 ) 、各模块功能说明 图31 SinOut1模块设置 7 ) 、各模块功能说明 图32 NOT模块设置 7 ) 、各模块功能说明 图33 双击SignalCompiler 2.3 SignalCompiler使用方法 1、分析当前的模型 图34 打开SignalCompiler窗口 2、设置Signal Compiler 图35 sinout工程处理信息 3、把模型文件MDL转换成VHDL 4、综合(Synthesis) 5、QuartusII适配 图36 准备执行tcl文件 2.4 使用ModelSim进行RTL级仿真 图37 ModelSim仿真结果 2.4 使用ModelSim进行RTL级仿真 图38 ModelSim的信号设置 2.4 使用ModelSim进行RTL级仿真 图39 设为Analog 2.4 使用ModelSim进行RTL级仿真 图40 sinout工程的ModelSim仿真波形(RTL级仿真) 2.4 使用ModelSim进行RTL级仿真 图41 打开QuartusII工程进行编译和时序仿真 2.5使用QuartusII实现时序仿真 图42 QuartusII工程VHDL程序实体 2.5使用QuartusII实现时序仿真 图43 打开QuartusII工程的vec仿真激励文件 2.5使用QuartusII实现时序仿真 图44设置仿真文件路径 2.5使用QuartusII实现时序仿真 图45 sinout工程的QuartusII仿真波形(门级时序仿真) 2.5使用QuartusII实现时序仿真 2.6硬件测试与硬件实现 自动流程: 1、MATLAB/Simulink建模; 2、系统仿真; 3、DSP Builder完成VHDL转换、综合、适配、下载; 4、嵌入式逻辑分析仪实时测试。 手动流程: 1、MATLAB/Simulink建模; 2、系统仿真; 3、DSP Builder完成VHDL转换、综合、适配; 4、Modelsim对TestBench功能仿真; 5、QuartusII直接完成适配(进行优化设置); 6、QuartusII完成时序仿真; 7、引脚锁定; 8、下载/配置与嵌入式逻辑分析仪等实时测试; 9、对配置器件编程,设计完成。 图2 正弦波发生模块原理图 2.1 建立设计模型 1)、打开Matlab环境 图2 正弦波发生模块原理图 2.1 建立设计模型 2 ) 、建立工作库 cd e:/ mkdir /myprj/sinwave cd /myprj/sinwave 3 ) 、了解simulink库管理器 图2 正弦波发生模块原理图 3、了解simulink库管理器 图5 simulink库管理器 4 ). simulink的模型文件 图6 建立新模型 5 ) 、放置SignalCompilder 6 ) 、放置Increment Decrement 7 ). 设置IncCount 总线类型(Bus Type); 输出位宽(Number of bits); 增减方向(Direction); 开始值(Starting Value); 是否使用控制输入(Use Control Inputs) 时钟相位选择(Clock Phase Selection) 图7 放置SignalCompiler 图8 递增递减模块改名为IncCount 7 ). 设置IncCount 图9 设置递增递减模块 7 ). 设置IncCount 图10 LUT模块 7 ). 设置IncCount 127*sin[0:2*pi/2^6]:2*pi]) 1 8 ) 、放置正弦查找表(SinLUT) 127*sin[0:2*pi/2^8]:2*pi]) 2 511*sin[0:2*pi/2^6]:2

文档评论(0)

dbtx + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档