数字电子技术第2版教学课件作者曾晓宏第2章组合逻辑电路课件.pptVIP

  • 10
  • 0
  • 约5.63千字
  • 约 59页
  • 2016-12-30 发布于未知
  • 举报

数字电子技术第2版教学课件作者曾晓宏第2章组合逻辑电路课件.ppt

2.1.1 组合逻辑电路的分析方法 二进制译码器的应用 (2)构成数据分配器。 数据分配器好像一个单刀多掷开关,是将一条通路上的数据分配到多条通路的装置。它有一路数据输入和多路输出,并有地址码输入端,数据依据地址信息输出到指定输出端。 用带使能端的译码器可以构成数据分配器,如74LS138。 将译码器输入端作为地址码输入端,数据加到使能端。按照地址码A0A1A2的不同取值组合,可以从地址码对应的输出端输出数据的原码,即此时对应输出端与数据端的状态是相同的。 二进制译码器的应用 (3)译码器的扩展。 如果将两片集成译码器分别作为低位片和高位片,利用高位译码器的使能端作为输入,则可以用两片74LS138 3线—8线扩展成为一个4线—16线译码器。 2.3.2 BCD译码器 BCD译码器也称为二-十进制译码器。它将输入的每组4位二进制码翻译为对应的1位十进制数,有4个输入端,10个输出端,常称为4线—10线译码器。 8421BCD码译码器是最常用的BCD码译码器,如图4-17 的集成电路74LS42。它输入的是四位BCD码,表示一个十进制数,输出的十条线分别代表0~9十个数字。 四位输入码可以构成十六个状态,BCD译码器只用了其中的十个状态,故称部分译码器。 另外6个状态组合称为伪码(无用状态),所以二-十进制译码器电路应具有拒绝伪码功

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档