- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
门电路与组合逻辑电路 5.2 基本门电路 1 、 与逻辑和与门电路 二极管与门电路 符号: 与门(AND gate) A B Y A B Y 0 0 1 1 0 1 0 1 0 0 0 1 真值表 表达式: 5.2.1分立元件基本逻辑门电路 与门波形图 二极管或门 符号: 或门(OR gate) A B Y ≥1 2、或逻辑和或门电路 A B Y 0 0 1 1 0 1 0 1 0 1 1 1 真值表 Y=A+B 表达式: 或门波形图 电压关系表 uI/V uO/V 0 5 5 0.3 真值表 0 1 1 0 A Y 符号 函数式 三极管非门: A Y 1 3、非逻辑和非门电路 非门波形图 将与门、或门和非门3种基本门电路组合起来,可以构成多种复合门电路。例如将与门和非门连接起来构成与非门(NAND Gate),或门和非门连接起来构成或非门(NOR Gate),还可构成与或非门、或与非门。 与非门的逻辑表达式为 逻辑符号 或非门的逻辑表达式为 逻辑符号 常用的门电路还有异或门和同或门,其逻辑表达式分别为 (异或) (同或) 逻辑符号分别如图5-9、图5-10所示。 图5-9异或门逻辑符号 图5-10同或门逻辑符号 异或门的输入输出逻辑真值表 A B Y 0 0 1 1 0 1 0 1 0 1 1 0 同或门的输入输出逻辑真值表 A B Y 0 0 1 1 0 1 0 1 1 0 0 1 从异或门和同或门的真值表可以看出,异或和同或互为逻辑反。 5. 2.2 TTL 集成门电路 以半导体器件为基本单元,集成在一块硅片上,并具有一定逻辑功能的电路称为集成逻辑门电路。 TTL集成逻辑门电路的输入端和输出端都是用双极型晶体管构成的,这种电路开关速度较高,缺点是功耗较大。 +VCC +5V R1 4k? A D2 T1 T2 T3 T4 D R2 1.6k? R3 1k? R4 130? Y 输入级 中间级 输出级 D1 B T1 — 多发射极三极管 e1 e2 b c 等效电路: 1. A、B 只要有一个为 0 0.3V 1V T2 、 T4截止 5V T3 、 D 导通 3.6V 1 TTL与非门电路 2. A、B 均为 1 理论: 实际: T2 、 T4 导通 T3 、 D 截止 uO = UCES4 ≤ 0.3V 3.6V 3.6V 0.7V 1V 0.3V 4.3V +VCC +5V 4k? A D2 T1 T2 T3 T4 D 1.6k? 1k? 130? Y 输入级 中间级 输出级 D1 B R1 R2 R3 R4 3.6V 3.6V 4.3V 2.1V RL +VCC 0.7V 1V 0.3V 整理结果: 1 1 1 0 A B Y 0 0 0 1 1 0 1 1 与非门 A B 综上所述,电路输入输出的逻辑关系是:输入有0时输出为1;输入全1时输出为0,满足与非逻辑关系。 下图是两种TTL与非门的外引线排列图及逻辑符号(两边是数字是引线号),一片集成电路内的各个逻辑门互相独立,可单独使用,但共用一根电源引线和一根地线。 2、 TTL三态门 (1) 电路组成 +VCC +5V R1 A T1 T2 T3 T4 D R2 R3 R4 Y B 1 D2 使能端 ② 使能端高电平有效 1 EN Y A B EN Y A B EN EN ① 使能端低电平有效 以使能端低电平有效为例: (2)工作原理 P Q P = 1(高电平) 电路处于正常工作状态: D3 截止, (Y = 0 或 1) +VCC +5V R1 A T1 T2 T3 T4 D R2 R3 R4 Y B 1 D2 P = 0 (低电平) D2 导通 T2 、T4截止 uQ ≤ 1 V T3、D 截止 输出端与上、下均断开 — 高阻态,记做 Y = Z 使能端 可能输出状态: 0、1 或高阻态 控制端E 输入端 输出端Y A B 1 0 0 0 1 0 1 0 1 1 1 1 0 0 × × 高阻 三态与非门的逻辑状态表 (3) 应用举例: a. 实现多路数据的分时传输 只要让门的控制端轮流处于高电平,这样总线就会轮流接受各三态门的输出信号。这种用总线来传送数据或信号的方法,在计算机中被广泛使用。 b.用于信号双向传输 G1有输出,G2高阻,信号由A传至B。 G2有输出,G1高阻,信号由B传至A。 3.集电极开路与非门—OC 门(Open Collector Gate) +VCC +5V R1 A D2 T1 T2 T4 R2 R3 Y D1 B 1. 电路组成及符号: +V ?CC RC 外 接 Y A B +V ?CC RC OC 门必须外接负载电阻 和电源才能正常工作。
您可能关注的文档
最近下载
- 2025入团积极分子考试题库(含答案).pdf VIP
- 2024中职专业目录(新版).docx VIP
- 迪斯尼音乐厅的建筑与声学.pdf VIP
- 第6章空间力系分解.ppt VIP
- 2025年部编人教版(统编新教材)小学语文二年级上册教学计划及进度表.docx
- 2025年肺功能检查测试题及答案.doc VIP
- 2025年高考数学全国新课标Ⅱ卷试卷评析及备考策略(课件).pptx VIP
- 酒吧调研报告.pptx
- 第8课《回忆鲁迅先生》课件 (共45张ppt) 2025-2026学年统编版语文八年级上册.pptx VIP
- 2023版《思想道德与法治》(绪论-第一章)绪论 担当复兴大任 成就时代新人;第一章 领悟人生真谛 把握人生方向 第3讲 创造有意义的人生.pptx VIP
文档评论(0)