- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
双稳态触发器和时序逻辑电路 6.2 时序逻辑电路的分析 一、分析的一般步骤 1.根据给定的时序逻辑电路,写出下列各逻辑表达式。 (1)写出每个触发器的时钟方程。 (2)写出每个触发器的驱动方程,也叫激励方程。 (3)写出时序电路的输出方程。 2.把触发器的驱动方程代入触发器的特性方程,得到状态方程。 3.根据状态方程列出逻辑状态表(也叫逻辑功能表)。 4.画出逻辑状态图和时序图。 5.确定时序逻辑电路的功能。 二、 分析举例 【例6-3】分析下图所示时序逻辑电路。 解: (1)时钟方程 (2)驱动方程 CP0=CP1=CP (3)输出方程 2.状态方程把两个驱动方程分别代入触发器的特性方程,得到状态方程 1.写出各逻辑表达式 3.列出逻辑状态表 Y A=0 A=1 00 01 10 11 01 10 11 00 11 00 01 10 0 0 0 1 4.画出逻辑状态图和时序图 逻辑状态图 4.画出逻辑状态图和时序图 时序图 5.确定时序逻辑电路的功能 可逆的二位二进制(也叫四进制)计数器,当A=0时,进行加计数;当A=1时,进行减计数。 异步时序逻辑电路的分析 时钟不受统一的时钟脉冲控制,要注意不同触发器的时钟触发条件。 【例6-2】分析下图所示时序逻辑电路。 解: (1)时钟方程 (2)驱动方程 (3)输出方程 2.状态方程把两个驱动方程分别代入触发器的特性方程,得到状态方程 1.写出各逻辑表达式 CP0=CP;CP1=Q0 均上升沿触发 3.列出逻辑状态表 对FF0触发器,每来一个脉冲,触发器翻转一次,;而对于FF1触发器,只有Q0出现上升沿时,触发器翻转,其它情况保持。 CP顺序 Y 0 1 2 3 4 0 0 1 1 1 0 0 1 0 0 0 1 0 0 0 4.画出逻辑状态图和时序图 逻辑状态图 4.画出时序图 时序图 5.确定时序逻辑电路的功能 异步二位二进制(四进制)减法计数器。 双稳态触发器和时序逻辑电路
文档评论(0)