DC逻辑综合使用流程..docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DC逻辑综合使用流程 vlsi设计中心806凌金 启动软件: 新开一个terminal窗口,输入命令 :design_vision,回车即可开启图形界面,进入图形界面后可通过菜单、对话框等来实现DC的功能,相关的命令操作同样可以使用。 指定相关库文件及路径 “File Setup”打开下图所示对话框 Search_path指定了搜索路径,点击右侧按钮进入如图所示对话框点击add添加库文件所在路径。 Target_library为逻辑综合的目标库,由代工厂提供的 * .db 文件,用相似的方法添加所需库文件。 Link_library是链接库,一般和目标库相同 注:“*” 这一项要保留,否则链接时会出错,该项指示DC在链接时首先搜索内存中的内容。 Symble_library为指定的符号库,一般为 *.sdb 文件,与单元的库文件对应。 设计读入 “File Read”读入设计文件,用此方式读入时在此处不用指定顶层文件,但读入后应马上指明设计的顶层名。 通过左侧的窗口可以观察设计的层次 4、链接 “File Link Design”在弹出对话框中点击 “ok”即可完成链接。 其执行的相关信息可从命令框中可查看 5、实例唯一化 当设计中有某个子模块被多次调用时就需要进行实例唯一化,实例唯一化就是将同一个子模块的多个实例生成为多个不同的子设计的过程。之所以要进行实例唯一化是因为DC在逻辑综合时可能使用不同的电路形式来实现同一个子模块的不同实例,从而这些实例在DC看来是不同的设计(尽管其调用的子模块代码和功能完全相同)。 实现方法:“Hierarchy Uniquify Hierarchy ” 在弹出对话框中默认点击“ok”即可,命令框中将显示“design_vision-t uniquify”。 若选中“instances to be renamed even if unique or assigned don’t_touch”则会强制将所调用的模块从新命名,此时命令框中显示“design_vision-t uniquify –force”。 6、设置电路的工作环境 “Attributes Operating Environment Operating conditions” 选折相应的库和其对应的条件点击“Apply”添加,添加完成后点击“ok”关闭对话框。 7、设置连线负载 “Attributes Operating Environment Wire Load” 本实例中所用的库有两种连线负载模式“TOP 对应上图TB60C”和“ Macro对应MB60C_*” 8、设置输出负载 点击工具栏中“芯片样式”的图标开启符号窗口,选中要设置的输出引脚(可多选),然后点击“Attributes Operating Environment Load”打开设置对话框进行设置。默认电容单位为pf 9、设置输入驱动 方法与上类似,选折需要设置的输入引脚“Attributes Operating Environment Drive Strength”打开设置对话框进行相应的设置。 由于通常情况下,设计的时钟端由驱动能力很大的单元或树形缓冲来驱动,所以可以将其驱动能力设为无穷大,即将其阻抗设为0。如本设计中时钟端口名称为 “DCLK”,则只需在命令窗口中输入“set_drive 0 DCLK”即可。复位端口一般也做相同的处理。 10、创建时钟 选中时钟端口如本设计中的“DCLK”, “Attributes Specify Clock ”打开设置框 分别填入周期、上升时刻、下降时刻后点击“Apply”,便可在下面窗口中看到时钟波形。 如图生成的是一个周期为25占空比为1:1的时钟。默认时钟单位为“ns”。 由于时钟端口的负载很大,DC会使用Buffer来增加其驱动能力。但一般设计者都使用布局布线工具来完成此项工作,所以有必要指示DC不要对时钟网络进行修改,可以选中上图中“Don’t touch network”进行设置。 11、设置输入延时 选中需要设置的输入端口(可多选)“Attributes Opera

文档评论(0)

dashewan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档