- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(1)信号线匹配方法 模拟设计中存在的设计问题就是阻抗匹配,纯数字布线情况下是在满足抗噪声和时序的基础上进行有效连接就可以了。但是对有阻抗匹配要求的数模混合信号线,还需要保证模拟部件的端口之间的布线电阻基本相等。 通过对较短距离的信号线进行蛇形布线来满足有阻抗匹配要求的数模混合信号线的走线要求。 (2)差分信号线对称方法 差分信号的布线不仅要考虑阻抗匹配,还需要做到物理上的对称。 通过保证差分信号线宽度相等、走线长度相等、走线形状相似和差分线间距相等这些物理对称方法来满足差分线的布线要求。 (3)数模混合信号线的屏蔽方法 由于模拟部件的信号对外界的影响比较敏感,因此需要对数模混合信号进行隔离保护。通过在数模混合信号外围增加屏蔽线的方法来阻止外界环境对模拟信号的干扰。 分类: (1)通道布线 (广泛地用于FPGA中) (2)面积布线(用于ASIC的设计中) 分类及特点 (1)迷宫法(maze,也叫李氏算法,Lee’s algorithm):布线时很慢,但是只要有可能它总会将线连接上。 (2)线性探索法(line-probe,也叫Hightower法):布线速度很快,但是有时尽管有路径存在但线却可能连不上。 当集成电路芯片技术发现到多于两层金属线时,人们希望综合利用所有金属层的布线资源,这样,面积布线方法(area routing)就成为集成电路布线的革命性方案。 分为全局布线和详细布线两步来实现。 全局布线在实现的过程中还分为“连续法”(sequential)布线和“多层次法”(hierarchical)布线。 根据网线(net)的扇出(fanout)分为两类,即两个终端和多个终端的处理方案。它可以无序地选取任意一个net连续布线。或根据要求有序地选取net。 两个终端时,只取一个net然后找到最短距离,并将它们连接;多个终端时,它会先建立起Steiner树图,再去分析处理。 常见的树图法包括标准Steiner树,干状Steiner树,最小分散状,全部连接状和链条状 即在每一层对所有net同时进行处理的方法。它根据布局和通道的容量,在一组Steiner树中,对每个net选择一个Steiner树,使得总连线最短。 根据所占面积估计,绝大数ASIC设计是由标准逻辑单元和半数左右的模块混合组成,由于当今基于模块设计的芯片越来越多,考虑到某些模块(如,RAM/ROM)上层不允许走线,这使得布局后的布线情况变得更加错综复杂。与标准逻辑单元和模块混合设计的布线相比,基于模块设计的布局布线更具有挑战性。 布线是在完成布局和时钟树综合的基础上进行的,它是集成电路物理实施末期的重要环节,它的结果直接决定了时序的好坏。 在自动布线中,全局布线和最终布线是直接相关的两个步骤。 详细布线要遵循各个工艺的设计规则。 电源、时钟信号在布线时通常需要特殊布线,优先于所有普通信号网线先行连接。 布线算法的好坏影响布线的质量。 * The end! 电子科学与工程学院 南京邮电大学 2011-6-12 Institute of RF- OE-ICs Southeast University * 集成电路的布线 张长春 南京邮电大学微电子系 E-mail: zhangcc@njupt.edu.cn 教学基本要求 熟悉全局布线的目标及规划 熟悉详细布线的目标及规划 熟悉电源网络布线、时钟树布线、总线布线及实验布线 了解布线算法 * 消除布线拥塞(congestion) 优化时序(timing) 减小耦合效应(coupling) 消除串扰(crosstalk) 降低功耗 保证信号完整性(signal integrity) 预防DFM问题 提高良品率 由双层PCB布线和FPGA通道布线等方法发展而来的一种复杂的布线方法。 在实施过程中,分为全局布线(global routing),详细布线(detail routing)及布线修正(search and repair)三个步骤。 自动布线的质量依赖于布局的效果以及EDA工具中所采用的布线算法和优化的方法。 全局布线是为详细布线(或称作最终布线,final routing)做好准备。 全局布线首先要制定全局布线的目标,然后根据设计的特征,做出具体的规划。 主要目标: 使总连接线最短 布线分散均匀不致引起局部拥塞 使关键路径延时最小,遵守时序规则 理解信号完整性的要求,避免串扰 保持将BUS总线聚集相连等 全局布线速度快、时间短、能加快收敛,并为用时很长的最终布线(即详细布线)做好规划等。 全局布线对整
文档评论(0)