[CVSD编码器和CVSD译码器系统.docVIP

  • 10
  • 0
  • 约3.89千字
  • 约 8页
  • 2017-01-06 发布于北京
  • 举报
[CVSD编码器和CVSD译码器系统

实验六 CVSD编码器和CVSD译码器系统 一、实验原理和电路说明 CVSD编码系统分别由CVSD发送模块和CVSD译码模块模块完成。CVSD编码器模块将模拟信号进行CVSD编码,转换为数字信号在信道上进行传输。CVSD译码器模块将信道上接收到的数字信号进行CVSD码字译码处理,还原出模拟信号。CVSD编译码器使用了莫托洛拉公司生产的大规模集成电路MC34115芯片,该芯片可用于CVSD编码,又可用作CVSD解码,其取决于芯片第15脚的使能信号:“1”电平为编码方式,“0”电平为译码方式。。CVSD编译码器电路组成框图参见下图: CVSD发送模块主要由CVSD编码集成电路U801(MC34115)、运放U802(TL082)、本地译码器、音节滤波器和非线性网络组成,CVSD发送模块原理框图见图1.8.2所示。外部输入的话音信号经U802A缓冲放大之后,送U801的1脚进行CVSD话音编码(CLKT_Data为32KHz的编码时钟),CVSD编码之后的数据经9脚输出(CVSD_ENOUT)。R806、R807、R808、C805和C804组成的积分网络完成本地译码;TP803是恢复的原始模拟信号(近似值),该信号通过2脚送入比较器与输入信号进行比较。在TP804可以观测到连码一致性脉冲信号,R813、R814和C806构成音节滤波器,用于对连码一致性脉冲进行平滑。U802B、D8

文档评论(0)

1亿VIP精品文档

相关文档