- 86
- 0
- 约6.97千字
- 约 79页
- 2017-01-07 发布于北京
- 举报
优先编码器CD4532的示意框图、引脚图 2 集成电路编码器 2、集成电路编码器(CD4532) 8线----3线优先编码器 (1)输入:I0~I7:高电平有效;EI为使能端。 (2)输出:Y0~Y3:输出编码;GS为状态指示; EO:为扩展端。 (3)优先性:I7 I0 高 低 例:用两片CD4532设计16线----4线编码器 (1):输入16个不同的信息,输出4位二进制代码。 对于D2、D1、D0可直接用原芯片的输出Y2、Y1、Y0 (2):如何设置D3? (3):如何处理两个芯片的输出Y2、Y1、Y0? (4):芯片的总的状态GS? (5):最后确定优先级? 译码器的分类: 译码:译码是编码的逆过程,它能将二进制码翻译成代表某一特定含义的信号.(即电路的某种状态) 1 译码器的概念与分类 译码器:具有译码功能的逻辑电路称为译码器。 唯一地址译码器 代码变换器 将一系列代码转换成与之一一对应的有效信号。 将一种代码转换成另一种代码。 二进制译码器 二—十进制译码器 显示译码器 常见的唯一地址译码器: 4.4.2 译码器/数据分配器 1、二线—四线译码器: L H H H H H L H L H H L H L H H L H H L L H H H L L L L H H H H × × H Y3 Y2 Y1 Y0 A0 A1 E 输出 输 入 功能表 例1 例2 用2线---4线译码器实现函数: 2、集成电路译码器74HC138 功能表 引脚图 例1 用74138实现函数: 2、译码器的扩展 用74X139和74X138构成5线-32线译码器 2、译码器的扩展 用74X139和74X138构成5线-32线译码器 数据分配器:相当于多输出的单刀多掷开关,是一种能将从数据分时送到多个不同的通道上去的逻辑电路。 数据分配器示意图 用74HC138组成数据分配器 输 入 输 出 E3 E2 E1 A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 L L X X X X H H H H H H H H H L D L L L D H H H H H H H H L D L L H H D H H H H H H H L D L H L H H D H H H H H H L D L H H H H H D H H H H H L D H L L H H H H D H H H H L D H L H H H H H H D H H H L D H H L H H H H H H D H H L D H H H H H H H H H H D 74HC138译码器作为数据分配器时的功能表 用译码器实现数据分配器 0 1 0 当ABC = 010 时,Y2=D C B A 译 码 器 A3 A2 A1 A0 A3-A0: 输入数据 要设计的七段数码管显示译码器 4、七段数码管显示译码器 a b c d e f g Ya Yb Yc Yd Ye Yf Yg 数码管 七段译码器输出高电平有效,用公阴极显示器; 七段译码器输出低电平有效,用公阳极显示器; 74HC4511七段显示译码器 (1)试灯输入LT:(用于检查译码器本身及显示器的好坏)开机自检。 (2)灭灯输入BL: 当LT=1,BL=0时,与其它输入无关,输出a,b,…,g均为0。 当LT=0时,与其它输入无关,输出a,b,…,g均为1。 (3)锁存功能:输入LE 当BL=LT=1时,LE由0变1,输入码被锁存。 (4)显示数码: 当LE=0,BL=LT=1时,输入8421BCD码,输出高电平有效。 输入六组禁用码时,输出全为低电平(显示器熄灭)。 例 由74HC4511构成24小时及分钟的译码电路如图所示, 试分析小时高位是否具有零熄灭功能。 4.4.3 数据选择器: 1、 4选1数据选择器 例 写出F的函数表达式 2、 8选1数据选择器 74HC151 例 写出F的函数表达式 例 用两片74HC151构成十六选一数据选择器(扩展) ③ 实现并行数据到串行数据的转换 4.4.4 数值比较器 1、1位数值比较器 2、2位数值比较器 2、2 位数值比较器: 输入:两个2位二进制数 A=A1 A0 、B=B1 B0 能否用1位数值比较器设计两位数值比较器? 比较两个2 位二进制数的大小的电路 当高位(A1、B1)不相等时,无需比较低位(A0、B0),高位比较的结果就是
原创力文档

文档评论(0)