序列发生器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
序列发生器设计序列发生器设计

辽 宁 工 业 大 学 数字系统综合实验 课程设计(论文) 题目: 序列发生器设计 院(系): 电子与信息工程学院 专业班级: 学 号: 学生姓名: 指导教师: 教师职称: 起止时间: 课程设计(论文)任务及评语 院(系): 电子与信息工程学院      教研室:通信工程 学 号 学生姓名 专业班级 课程设计(论 文)题 目 序列发生器设计 课程设计(论文)任务 设计一个序列发生器,产生10位的序列信号1010110111,并用MAX+PLUSⅡ验证设计的正确性。 设计要求: 1.熟练掌握组合逻辑电路的设计思路和方法; 2.熟练掌握MAX+PLUSⅡ原理图输入方法; 3.熟练掌握MAX+PLUSⅡ仿真方法并对设计进行仿真验证,直至得出正确的设计方案; 4.熟练掌握序列发生器的设计方法。 报告要求: 1.能够对原理及设计方案进行适当的说明; 2.按照给定的模板要求完成设计报告。 指导教师评语及成绩 平时成绩(20%): 论文成绩(50%): 答辩成绩(30%): 总成绩 : 指导教师签字: 学生签字: 年 月 日 目录 第1章 序列信号发生器的原理介绍 1 1.1序列信号发生器的原理介绍 1 1.2 计数器介绍 1 1.3 数据选择器介绍 1 第2章 序列发生器的设计与仿真 2 2.1实验要求 2 2.2 利用74160及74151芯片设计序列发生器 2 2.3设计步骤 4 2.4设计逻辑图 5 2.5编译并仿真 6 第3章 实验箱连接图 6 第4章 实验总结 7 4.1实验设计分析 7 4.2总结 7 参考文献 8 第1章 序列信号发生器的原理介绍 1.1序列信号发生器的原理介绍 在数字电路设计中,有些时候需用一组非常特殊的数字信号。一般情况下我们就将这种特殊的串行数字信号叫做序列信号。生成这样的一组特定序列信号的电路叫做序列信号发生器。 序列信号发生器的设计方法有多种: (1)使用环形计数器设计“1000…0” 型序列信号发生器; (2)使用扭环计数器设计“11…100…0”型序列发生器; (3)任意类型的序列发生器 a.使用D触发器设计序列发生器 b.使用计数器和多路复用器设计序列发生器 c.用移位寄存器和反馈组合电路(分立门电路,译码器,多路复用器)设计 1.2 计数器介绍 在设计数字电路时用的比较多时序电路可能就是计数器。它不仅可以用于对时钟脉冲计数,也可以用于分频、节拍脉冲以及脉冲序列还有就是进行数字运算。总之用法非常的广泛,计数器的种类非常繁多。计数器可以分为同步计数器和异步计数器这样2种。在同步计数器中,当时钟脉冲输入时触发器翻转是同步发生的。然而在异步计数器中,触发器的翻转有先后顺序,不是在同一时间发生的。另外计数器还有三种。随着计数脉冲的不断输入而作增加计数的叫做加法计数器,做减少计数的叫做减法计数器,可以增加也可以减少的叫做可逆计数器。 1.3 数据选择器介绍 在数字电路的设计过程中,有时候我们要从一组输入数据中选出一个出来,这个时候我们就要用到数据选择器。常见的数据选择器有四类型。4选1、2选1、8选1、16选1,这四种类型。就8选1数据选择器而言,它有三个地址段A、B、C,8个数据端,一个输出端。 8选1数据选择器:D0,D1,D2,D3,D4,D5,D6,D7为数据输入端;A2,A1,A0为地址信号输入端,Y为输出端。 第2章 序列发生器的设计与仿真 2.1实验要求 设计一个序列发生器,产生10位的序列信号1010110111,并用MAX+PLUSⅡ验证设计的正确性。 设计要求: 1.熟练掌握组合逻辑电路的设计思路和方法; 2.熟练掌握MAX+PLUSⅡ原理图输入方法; 3.熟练掌握MAX+PLUSⅡ仿真方法并对设计进行仿真验证,直至得出正确的设计方案; 4.熟练掌握序列发生器的设计方法。 2.2 利用74160及74151芯片设计序列发生器 本次实验,运用了74160计数器以及74151数据选择器,通过MAX+PLUSⅡ找到它们的逻辑图,来开始设计编译电路。 (1)74160计数器是同步式预置数计数器,74160的逻辑图如图2.1

文档评论(0)

yyanrlund + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档