第14章双稳态触发器和时序逻辑电路..docVIP

  • 17
  • 0
  • 约5.25千字
  • 约 9页
  • 2017-01-08 发布于重庆
  • 举报

第14章双稳态触发器和时序逻辑电路..doc

第14章双稳态触发器和时序逻辑电路.

学习要点 触发器的工作原理及逻辑功能 寄存器、计数器的工作原理及构成 555定时器的工作原理及其应用 组合电路和时序电路是数字电路的两大类。门电路式组合电路的基本单元;触发器是时序电路的基本单元。时序逻辑电路的特点是电路的状态不仅取决于当时的输入信号,还于电路原来的状态有关。 触发器有两个稳定状态0和1态,可以记忆1位二值信号。双稳态触发其按其逻辑功能可分为RS触发器,JK触发器,D触发器和T触发器等;按其结构可分为基本RS触发器,同步触发器,主从触发器和边沿触发器等。 基本RS触发器 基本RS触发器可由两个“与非”门交叉连接而成,如下图所示。 Q与是基本触发器的输出端,两者的逻辑状态在正常条件下能保持相反。这种触发器有两种稳定状态:一个状态是Q=1,=0,称为置位状态(“1”态);另一个状态是Q=0,=1,称为复位状态(“0”态)。相应的输入端分别称为直接置位端或直接置“1”端()和直接复位端“0”端()。 基本RS触发器输出与输入的逻辑关系。 1)=1=0 所谓=1,就是将端保持高电位;而=0,就是在端加一个负脉冲。设触发器的初始状态为“1”态,即Q=1,=0。这时“与非”门G2有一个输入端为“0”,其输出端变为“1”;而“与非”门G1的两个输入端全为“1”,其输出端Q变为“0”。因此,在端加负脉冲后,触发器就由“1”态翻转为“0”态。如果它的初始态为“0”态,触发

文档评论(0)

1亿VIP精品文档

相关文档